数据处理方法、安全架构系统和计算设备

    公开(公告)号:CN113821834B

    公开(公告)日:2022-02-15

    申请号:CN202111398364.6

    申请日:2021-11-24

    Abstract: 提供一种数据处理方法、安全架构系统和计算设备。数据处理方法应用于安全架构系统,该安全架构系统包括安全元件子系统,该安全元件子系统中设置有电源管理模块和寄存器,电源管理模块和寄存器之间建立有通信连接。该数据处理方法包括:通过电源管理模块获取寄存器的状态;基于寄存器的状态选择第一调整方式或第二调整方式,以调整目标部件的频率。该数据处理方法可以通过将电源管理模块和寄存器设置在安全性较高的安全元件子系统中,使得动态调频过程只能由安全性较高的安全元件子系统访问,从而有效提升安全架构系统的安全性和稳定性。

    一种面向片外非易失性存储的安全防护方法

    公开(公告)号:CN110609799A

    公开(公告)日:2019-12-24

    申请号:CN201910859190.5

    申请日:2019-09-11

    Abstract: 本发明公开了一种面向片外非易失性存储的安全防护方法,将片外非易失性存储器的空间划分为安全存储区域和普通存储区域,并基于TEE与REE双体系结构,将TEE的请求数据加密后通过TEE的驱动直接存入片外非易失性存储器的安全存储区域,而REE不能访问安全存储区域,REE只能访问普通存储区域。本发明解决了现有片外非易失性存储的安全方案面临的硬件成本高、功耗高、面积大或安全风险等技术问题,完成了TEE和REE对片外非易失性存储器的分区访问,增强了片外非易失性存储器的安全防护,且本发明设计简单,对性能的影响较小,具有很大的灵活性,兼顾了安全性、性能及成本三方面的要求。

    微处理器、数据处理方法、电子设备和存储介质

    公开(公告)号:CN113449331B

    公开(公告)日:2021-12-17

    申请号:CN202111017737.0

    申请日:2021-09-01

    Abstract: 本公开提供了微处理器、数据处理方法、电子设备和存储介质。微处理器,包括:密码引擎单元,被配置为执行密码算法;控制单元,与所述密码引擎单元相连接,其中所述控制单元被配置为:接收多个访问请求,所述多个访问请求分别来自多个执行环境;响应所述多个访问请求中的一个访问请求,以指示所述密码引擎单元执行密码算法。本公开的微处理器可以避免分别来自不同执行环境的多个访问请求之间的冲突。

    一种用于存储系统的安全隔离方法及装置

    公开(公告)号:CN108958649A

    公开(公告)日:2018-12-07

    申请号:CN201810475132.8

    申请日:2018-05-17

    CPC classification number: G06F3/0622 G06F3/0653 G06F3/0679 G06F21/78

    Abstract: 本发明公开了一种用于存储系统的安全隔离方法及装置,方法实施步骤包括截获片上网络对存储系统的读写请求并判断读写请求是否合法,合法则继续发送读写请求并等待及缓存响应报文;否则丢弃读写请求并生成响应报文,最终将具有相同响应通道编号的响应报文按照读写请求的发起顺序返回给片上网络;装置包括时钟转换单元和安全隔离装置,安全隔离装置包括控制寄存器单元、片上网络接口模块、写请求过滤单元、读请求过滤单元以及存储系统接口模块。本发明能够将存储系统划分出安全域并设置访问条件,只有满足访问条件的请求才能访问安全域、不满足访问条件请求将被阻塞,实现了存储系统的安全隔离,具有硬件实现代价小、扩展性好、结构简单、易于实现的优点。

    基于MMCSD控制器的安全设备区域访问方法、装置及介质

    公开(公告)号:CN111159788B

    公开(公告)日:2023-04-25

    申请号:CN202010001520.X

    申请日:2020-01-02

    Abstract: 本发明公开了一种基于MMCSD控制器的安全设备区域访问方法,所述方法包括:主时钟输出主时钟信号给时钟管理单元,同时用户寄存器中存储的分频系数REG、数据驱动点相位控制REG和数据采样点相位控制REG将信号传输给所述时钟管理单元,所述时钟管理单元再收到所有的输入信号后输出卡时钟信号、驱动相位粗调信号及采样相位细调信号,所述驱动相位粗调信号及采样相位细调信号与所述数据驱动点相位控制REG经过输入延时线调整单元及输出延时线调整单元,实现MMCSD的相位区间的粗调与细调,最后通过协议卡内部的TUNING数据块,动态选择最佳驱动采样相位,通过最佳驱动采样相位执行对安全设备区域的访问。

    一种低速IO设备控制器的设计方法和结构

    公开(公告)号:CN110825667B

    公开(公告)日:2022-03-11

    申请号:CN201911100654.0

    申请日:2019-11-12

    Abstract: 本发明公开了一种低速IO设备控制器的设计方法和结构,将多个引脚数目接近,接口时序逻辑类似的低速IO设备控制器整合为控制器模块,所述控制器模块只控制一组引脚信息,且同一时刻只有一组控制逻辑对所述引脚的操作有效果,所述控制模块的多个低速IO设备控制器分时复用所述引脚。本发明在逻辑层次实现了芯片引脚的复用,通过设置代码层次的逻辑控制,使得在不同工作模式下,内部使用不同的逻辑来控制对外的引脚,当需要其它功能的时候,通过寄存器配置和可编程逻辑模块的查找表,控制对外输出引脚的时序行为,能在满足多种低速IO设备控制器数量要求下,有效的降低了SoC的引脚数目,最大限度的降低逻辑资源,并提高了使用的灵活性。

    一种用于存储系统的安全隔离方法及装置

    公开(公告)号:CN108958649B

    公开(公告)日:2021-03-23

    申请号:CN201810475132.8

    申请日:2018-05-17

    Abstract: 本发明公开了一种用于存储系统的安全隔离方法及装置,方法实施步骤包括截获片上网络对存储系统的读写请求并判断读写请求是否合法,合法则继续发送读写请求并等待及缓存响应报文;否则丢弃读写请求并生成响应报文,最终将具有相同响应通道编号的响应报文按照读写请求的发起顺序返回给片上网络;装置包括时钟转换单元和安全隔离装置,安全隔离装置包括控制寄存器单元、片上网络接口模块、写请求过滤单元、读请求过滤单元以及存储系统接口模块。本发明能够将存储系统划分出安全域并设置访问条件,只有满足访问条件的请求才能访问安全域、不满足访问条件请求将被阻塞,实现了存储系统的安全隔离,具有硬件实现代价小、扩展性好、结构简单、易于实现的优点。

    片上系统及片上系统的设备隔离方法

    公开(公告)号:CN110727636A

    公开(公告)日:2020-01-24

    申请号:CN201910959195.5

    申请日:2019-10-10

    Abstract: 本发明提供了一种片上系统及片上系统的设备隔离方法,其中该片上系统包括:多个主设备,所述多个主设备中的每一主设备均设置有与该主设备对应的设备编号,不同类型的主设备对应的设备编号不相同;多个从设备,所述多个从设备中的每一从设备的控制器内均设有标识寄存器,所述标识寄存器的多个标识位与所述多个主设备对应的多个设备编号一一对应,所述标识寄存器的每一标识位均用于表征该标识位对应的主设备是否具有访问该标识寄存器所属从设备的权限。本发明能有效防止主设备对其不应该访问的从设备进行访问,提高片上系统的安全性。

    片上系统的设备隔离方法

    公开(公告)号:CN110727636B

    公开(公告)日:2024-02-06

    申请号:CN201910959195.5

    申请日:2019-10-10

    Abstract: 本发明提供了一种片上系统及片上系统的设备隔离方法,其中该片上系统包括:多个主设备,所述多个主设备中的每一主设备均设置有与该主设备对应的设备编号,不同类型的主设备对应的设备编号不相同;多个从设备,所述多个从设备中的每一从设备的控制器内均设有标识寄存器,所述标识寄存器的多个标识位与所述多个主设备对应的多个设备编号一一对应,所述标识寄存器的每一标识位均用于表征该标识位对应的主设备是否具有访问该标识寄存器所属从设备的权限。本发明能有效防止主设备对其不应该访问的从设备进行访问,提高片上系统的安全性。

    数据存储方法、微处理器及计算机设备

    公开(公告)号:CN117348801A

    公开(公告)日:2024-01-05

    申请号:CN202311247498.7

    申请日:2023-09-25

    Abstract: 本申请提出一种数据存储方法、微处理器及计算机设备,该方法应用于微处理器,所述微处理器的静态随机存取存储器中设置有编码单元和存储单元,所述方法包括:所述编码单元根据与待存储数据的位宽对应的数据段位宽信息,将所述待存储数据划分为至少一个数据段;分别为每一数据段添加数据校验码,得到编码数据,并将所述编码数据存储至所述存储单元。上述方案能够根据待存储数据的位宽灵活调整数据段的长度,以及对数据段添加校验码,从而能够避免浪费逻辑资源。

Patent Agency Ranking