一种错误上报方法、片上系统、计算机设备及存储介质

    公开(公告)号:CN117076183B

    公开(公告)日:2024-02-02

    申请号:CN202311265051.2

    申请日:2023-09-28

    Abstract: 本申请提供一种错误上报方法、片上系统、计算机设备及存储介质,应用于计算机技术领域,该方法应用于片上系统,该片上系统包括功能模块、错误上报器、中断控制器以及处理器,功能模块基于能够引起目标错误的目标数据进行错误检测后输出目标错误,错误上报器获取该目标错误后,将目标错误上报至中断控制器,进而触发处理器处理目标错误,本方法通过注入能够引起目标错误的目标数据进而检测并上报目标错误至处理器,能够对RAS机制中错误检测、上报以及处理的完整路径进行有效验证,确保RAS机制满足实际应用需求。

    一种错误上报方法、微处理器及计算机设备

    公开(公告)号:CN117009129B

    公开(公告)日:2024-01-02

    申请号:CN202311181985.8

    申请日:2023-09-14

    Abstract: 本申请提出一种错误上报方法、微处理器及计算机设备,所述方法应用于微处理器,所述微处理器包括功能模块、处理器核、错误上报器和中断控制器,所述功能模块与所述错误上报器相连,所述错误上报器与所述中断控制器相连,所述中断控制器与所述处理器核相连,所述功能模块包括用于实现特定的处理器功能的硬件模块,所述方法包括:所述错误上报器在接收到所述功能模块发送的错误信号的情况下,触发所述中断控制器向所述处理器核发送第一中断信号,所述第一中断信号用于表示有功能模块发生了错误。采用该方法能够使处理器核及时获知功能模块发生了错误,从而可以及时对功能模块错误进行修复。

    一种错误注入方法、片上系统、计算机设备及存储介质

    公开(公告)号:CN116991651B

    公开(公告)日:2023-12-29

    申请号:CN202311265052.7

    申请日:2023-09-28

    Abstract: 本申请提供一种错误注入方法、片上系统、计算机设备及存储介质,应用于计算机技术领域,本方法应用于片上系统中的功能模块,功能模块首先获取能够引起目标错误的目标数据,然后基于目标数据检测目标错误,并上报目标错误,由此可见,与现有技术相比,本方法并未直接在错误上报路径中注入错误,而是注入能够引起目标错误的目标数据进而检测并上报目标错误,在错误上报路径的源头实现错误注入,使得注入错误的上报路径,与真实情况下的错误上报路径一致,进而实现对RAS机制的充分验证,提高验证结果的可靠性和准确性。

    一种错误上报方法、微处理器及计算机设备

    公开(公告)号:CN117009129A

    公开(公告)日:2023-11-07

    申请号:CN202311181985.8

    申请日:2023-09-14

    Abstract: 本申请提出一种错误上报方法、微处理器及计算机设备,所述方法应用于微处理器,所述微处理器包括功能模块、处理器核、错误上报器和中断控制器,所述功能模块与所述错误上报器相连,所述错误上报器与所述中断控制器相连,所述中断控制器与所述处理器核相连,所述功能模块包括用于实现特定的处理器功能的硬件模块,所述方法包括:所述错误上报器在接收到所述功能模块发送的错误信号的情况下,触发所述中断控制器向所述处理器核发送第一中断信号,所述第一中断信号用于表示有功能模块发生了错误。采用该方法能够使处理器核及时获知功能模块发生了错误,从而可以及时对功能模块错误进行修复。

    一种低速IO设备控制器的设计方法和结构

    公开(公告)号:CN110825667A

    公开(公告)日:2020-02-21

    申请号:CN201911100654.0

    申请日:2019-11-12

    Abstract: 本发明公开了一种低速IO设备控制器的设计方法和结构,将多个引脚数目接近,接口时序逻辑类似的低速IO设备控制器整合为控制器模块,所述控制器模块只控制一组引脚信息,且同一时刻只有一组控制逻辑对所述引脚的操作有效果,所述控制模块的多个低速IO设备控制器分时复用所述引脚。本发明在逻辑层次实现了芯片引脚的复用,通过设置代码层次的逻辑控制,使得在不同工作模式下,内部使用不同的逻辑来控制对外的引脚,当需要其它功能的时候,通过寄存器配置和可编程逻辑模块的查找表,控制对外输出引脚的时序行为,能在满足多种低速IO设备控制器数量要求下,有效的降低了SoC的引脚数目,最大限度的降低逻辑资源,并提高了使用的灵活性。

    一种存储器缺陷的定位方法、装置、计算设备及存储介质

    公开(公告)号:CN117316260A

    公开(公告)日:2023-12-29

    申请号:CN202311312402.0

    申请日:2023-10-11

    Abstract: 本说明书实施例提供了一种存储器缺陷的定位方法、装置、计算设备及存储介质,其中,所述存储器缺陷的定位方法通过外部控制器向被测系统的微控制器发送配置指令,指示微控制器将测试数据写入存储器,并读取所述存储器中接入的所述测试数据作为读取数据,最后根据读取数据和测试数据获取存储器的测试结果的方式,实现了对存储器的测试。通过这种方式获取的测试结果可以包括存储器的缺陷所在位置,实现缺陷的精准定位。

    一种错误上报方法、微处理器及计算机设备

    公开(公告)号:CN116909801B

    公开(公告)日:2023-12-12

    申请号:CN202311181980.5

    申请日:2023-09-14

    Abstract: 本申请提出一种错误上报方法、微处理器及计算机设备,所述方法应用于微处理器,所述微处理器包括功能模块、处理器核和错误上报器,所述功能模块与所述错误上报器相连,所述错误上报器与所述处理器核相连,所述功能模块包括用于实现特定的处理器功能的硬件模块,所述方法包括:所述错误上报器在接收到所述功能模块发送的错误信号的情况下,向所述处理器核发送错误上报消息,所述错误上报消息用于表示有功能模块发生了错误。该方法能够使处理器核及时获知功能模块发生了错误,从而可以及时对功能模块错误进行修复。

Patent Agency Ranking