形成具有凹陷沟道区的场效应晶体管的方法

    公开(公告)号:CN100514578C

    公开(公告)日:2009-07-15

    申请号:CN200510074070.2

    申请日:2005-05-30

    Abstract: 形成场效应晶体管的方法包括在其中具有多个沟槽隔离区的半导体衬底上形成第一电绝缘层的步骤,该多个沟槽隔离区在其间限定有源区。然后构图第一电绝缘层,以在其中限定相对有源区延伸的多个第一开口。然后通过用电绝缘栓塞填充该多个第一开口,形成在其中具有多个第二开口的沟槽掩模,然后使用电绝缘栓塞作为刻蚀掩模,刻蚀已构图的第一电绝缘层。然后通过使用沟槽掩模作为刻蚀掩模刻蚀半导体衬底,在有源区形成多个沟槽。然后形成延伸到多个沟槽中的多个绝缘栅电极。

    干法腐蚀半导体层的工艺和设备

    公开(公告)号:CN1203442A

    公开(公告)日:1998-12-30

    申请号:CN98114842.5

    申请日:1998-06-15

    Inventor: 申暻燮 池京求

    Abstract: 本发明涉及一种利用具有开口的光刻胶图形干法腐蚀半导体衬底或形成于半导体衬底的层的工艺和设备,所述工艺包括:在腐蚀室中两电极之一上加RF功率源,在腐蚀室中形成等离子体;在腐蚀室中两电极的另一个上加RF偏置功率,其中两电极的另一个支撑半导体衬底;及启动将周期性地开/关的RF功率源和RF偏置功率源,使两者间具有相位差;光刻胶图形开口的两侧壁上部边缘部分未被腐蚀,同时此上部边缘上形成了聚合物,从而得到与开口相应的腐蚀部分的临界尺寸。

    形成半导体器件精细图形的方法及用其形成接触的方法

    公开(公告)号:CN100541718C

    公开(公告)日:2009-09-16

    申请号:CN200510079521.1

    申请日:2005-06-22

    CPC classification number: H01L21/0331 H01L21/0332 H01L21/76897

    Abstract: 提供一种使用硅化锗牺牲层形成半导体器件的精细图形的方法以及使用该方法形成自对准接触的方法。形成半导体器件的自对准接触的方法包括在衬底上形成具有导电材料层、硬掩模层以及侧壁隔片的导电线结构,以及在衬底的整个表面上形成硅化锗(Si1-xGex)牺牲层,具有等于或高于至少导电线结构的高度的高度。然后,在牺牲层上形成用于限定接触孔的光刻胶图形,以及干法刻蚀牺牲层,由此形成用于露出衬底的接触孔。使用多晶硅形成用于填充接触孔的大量接触,以及剩余的牺牲层被湿法刻蚀。然后,用氧化硅填充除去了牺牲层的区域,由此形成第一层间绝缘层。

    非易失性存储器器件及其制造方法

    公开(公告)号:CN100472759C

    公开(公告)日:2009-03-25

    申请号:CN200510088547.2

    申请日:2005-08-04

    CPC classification number: H01L27/11521 H01L27/115

    Abstract: 一种非易失性存储器器件包括半导体衬底、器件隔离膜、隧道绝缘膜、多个浮置栅、栅间绝缘膜、和控制栅图案。在其间限定有源区的衬底中形成沟槽。器件隔离膜在衬底内的沟槽中。隧道绝缘膜在衬底的有源区上。多个浮置栅每个都在衬底的有源区上方的隧道绝缘膜上。栅间绝缘膜横跨浮置栅和器件隔离膜延伸。控制栅图案在栅间绝缘膜上并横跨浮置栅延伸。沟槽中的器件隔离膜的中部具有凹陷在沟槽中的器件隔离膜的周围区域的上主表面下面的上主表面。器件隔离膜凹陷中部的边缘与浮置栅的相邻的一个的侧壁排成直线。

    制造半导体器件的接触的方法

    公开(公告)号:CN1356719A

    公开(公告)日:2002-07-03

    申请号:CN01139609.1

    申请日:2001-11-23

    Abstract: 半导体器件的接触的制造方法包含一系列的预处理工艺,每个工艺都在等离子体预处理舱中进行。半导体衬底具有形成在包含硅的材料的下层上的中间层。接触孔形成在中间层中以便露出下层的表面。接着,将半导体衬底装载到等离子体预处理舱中。在预处理舱中通过灰化除去光致抗蚀剂图形。然后在等离子体舱中除去由接触孔露出的表面处的损坏层。接着,在等离子体预处理舱中预清洁该半导体衬底。然后在真空中将该半导体衬底传送到淀积舱。在这里,在该衬底上形成填充接触孔的上层。

    非易失性存储器器件及其制造方法

    公开(公告)号:CN1758429A

    公开(公告)日:2006-04-12

    申请号:CN200510088547.2

    申请日:2005-08-04

    CPC classification number: H01L27/11521 H01L27/115

    Abstract: 一种非易失性存储器器件包括半导体衬底、器件隔离膜、隧道绝缘膜、多个浮置栅、栅间绝缘膜、和控制栅图案。在其间限定有源区的衬底中形成沟槽。器件隔离膜在衬底内的沟槽中。隧道绝缘膜在衬底的有源区上。多个浮置栅每个都在衬底的有源区上方的隧道绝缘膜上。栅间绝缘膜横跨浮置栅和器件隔离膜延伸。控制栅图案在栅间绝缘膜上并横跨浮置栅延伸。沟槽中的器件隔离膜的中部具有凹陷在沟槽中的器件隔离膜的周围区域的上主表面下面的上主表面。器件隔离膜凹陷中部的边缘与浮置栅的相邻的一个的侧壁排成直线。

Patent Agency Ranking