-
公开(公告)号:CN1431717A
公开(公告)日:2003-07-23
申请号:CN03115425.5
申请日:2003-02-14
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L29/78 , H01L27/12 , H01L21/336 , H01L21/84
Abstract: 本发明提出了一种降低全耗尽绝缘体上的硅(SOI)金属-氧化物-半导体场效应晶体管(MOSFET)源漏串联电阻的新结构,其特征在于源漏区的顶层硅比沟道区的顶层硅厚,从而有效地降低了源漏串联电阻;同时,源漏区和沟道区的表面在同一平面上。这种降低全耗尽SOI MOSFET源漏串联电阻的新结构是采用图形化注氧隔离(SIMOX)技术来实现的。方法之一是通过控制不同区域埋氧的深度使SOI MOSTET源漏区的顶层硅比沟道区的顶层硅厚;方法之二是通过控制不同区域埋氧的厚度使SOI MOSTET源漏区的顶层硅比沟道区的顶层硅厚。源漏区的顶层硅比沟道区的顶层硅厚30~100nm,可以有效地降低源漏串联电阻。
-
公开(公告)号:CN101692440B
公开(公告)日:2012-05-23
申请号:CN200910197074.8
申请日:2009-10-13
Applicant: 上海新傲科技股份有限公司 , 中国科学院上海微系统与信息技术研究所
CPC classification number: H01L2924/0002 , H01L2924/00
Abstract: 一种混合晶向应变硅衬底,包括:支撑衬底;直接设置于支撑衬底表面的锗硅层;以及直接设置于锗硅层表面的应变硅层。本发明进一步提供了所述混合晶向应变硅衬底的制备方法。本发明的优点在于,所提供的混合晶向应变硅衬底中,能够降低第一锗硅层的位错密度,并且保证第一应变硅区域的应变状态。并且由于具有锗硅层作为支撑衬底和应变硅层之间的缓冲层,能够提高应变硅层的晶格质量和应变程度。进一步提供的混合晶向应变硅衬底制备方法中,应变硅层生长完毕后无需再进行抛光、外延以及键合等工艺,能够保持应变硅的应变程度。
-
公开(公告)号:CN101692440A
公开(公告)日:2010-04-07
申请号:CN200910197074.8
申请日:2009-10-13
Applicant: 上海新傲科技股份有限公司 , 中国科学院上海微系统与信息技术研究所
CPC classification number: H01L2924/0002 , H01L2924/00
Abstract: 一种混合晶向应变硅衬底,包括:支撑衬底;直接设置于支撑衬底表面的锗硅层;以及直接设置于锗硅层表面的应变硅层。本发明进一步提供了所述混合晶向应变硅衬底的制备方法。本发明的优点在于,所提供的混合晶向应变硅衬底中,能够降低第一锗硅层的位错密度,并且保证第一应变硅区域的应变状态。并且由于具有锗硅层作为支撑衬底和应变硅层之间的缓冲层,能够提高应变硅层的晶格质量和应变程度。进一步提供的混合晶向应变硅衬底制备方法中,应变硅层生长完毕后无需再进行抛光、外延以及键合等工艺,能够保持应变硅的应变程度。
-
公开(公告)号:CN101604657A
公开(公告)日:2009-12-16
申请号:CN200910053503.4
申请日:2009-06-19
Applicant: 上海新傲科技股份有限公司 , 中国科学院上海微系统与信息技术研究所
IPC: H01L21/762 , H01L21/265 , H01L21/20 , H01L21/78
Abstract: 一种制备双埋层绝缘体上硅衬底的方法,包括如下步骤:提供单晶硅支撑衬底;将第一离子注入单晶硅支撑衬底中;退火,从而在单晶硅支撑衬底中形成第一绝缘层以及第一单晶硅层;提供第一键合衬底;在第一键合衬底表的表面形成第二单晶硅层;在第二单晶硅层表面形成第二绝缘层;以第二绝缘层远离第一键合衬底的表面以及第一单晶硅层远离单晶硅支撑衬底的表面为键合面,进行键合操作;移除第一键合衬底。本发明的优点在于,采用注入工艺形成第一单晶硅层,从而能够避免边缘碎裂的问题,并且注入工艺可以减少机械抛光和键合的次数,从而提高了材料厚度的均匀性和晶向的对准精度。
-
公开(公告)号:CN1193421C
公开(公告)日:2005-03-16
申请号:CN03115426.3
申请日:2003-02-14
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明提出了一种形成半导体衬底的方法,它是一种同时形成图形化埋氧和器件浅沟槽隔离的方法。其特征在于将图形化绝缘体上的硅(SOI)材料的制备工艺和半导体器件的浅沟槽隔离(STI)工艺结合起来;在形成STI的过程中完成图形化SOI材料的制备。主要工艺步骤包括依次包括在半导体衬底中光刻出将形成的SOI区域及其四周的沟槽;离子注入;高温退火;填充沟槽,CMP抛光,腐蚀Si3N4掩模等。本发明的方法消除了常规图形化SOI材料中体硅与掩埋绝缘层之间过渡区的应力,改善了图形化SOI材料的质量;同时减少了器件STI隔离的工艺步骤。
-
公开(公告)号:CN1173386C
公开(公告)日:2004-10-27
申请号:CN02110920.6
申请日:2002-02-28
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/108
Abstract: 本发明涉及一种低剂量注氧隔离技术制备绝缘层上硅的方法,其特征在于,(1)再在30-210 keV能量下氧离子,注入剂量根据剂量与能量的匹配关系选择,使制备的SOI结构的顶层硅中线位错密度和埋层中针孔密度最低;(2)注入完成后,退火气氛是高纯氩气中含有一定浓度高纯氧气。600℃保持30分钟,1000℃保持1小时,在1300~1350℃经过5~10小时保温;(3)退火降温制度是1200℃以上降温速率为15℃/min,1200~1000℃为20℃/min,1000~700℃为30℃/min。注入剂量与能量配匹关系为D=(0.025~0.035)×E+(0.25~0.35),用本发明提供的方法制备材料顶层硅缺陷密度低、埋层针孔密度小,从而提高了低剂量SIMOX材料质量和产量。
-
公开(公告)号:CN1383189A
公开(公告)日:2002-12-04
申请号:CN02110920.6
申请日:2002-02-28
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/108
Abstract: 本发明涉及一种低剂量注氧隔离技术制备绝缘层上硅的方法,其特征在于,(1)再在30-210keV能量下氧离子,注入剂量根据剂量与能量的匹配关系选择,使制备的SOI结构的顶层硅中线位错密度和埋层中针孔密度最低;(2)注入完成后,退火气氛是高纯氩气中含有一定浓度高纯氧气。600℃保持30分钟,1000℃保持1小时,在1300~1350℃经过5~10小时保温;(3)退火降温制度是1200℃以上降温速率为15℃/min,1200~1000℃为20℃/min,1000~700℃为30℃/min。注入剂量与能量配匹关系为D=(0.025~0.035)×E+(0.25~0.35),用本发明提供的方法制备材料顶层硅缺陷密度低、埋层针空密度小,从而提高了低剂量SIMOX材料质量和产量。
-
公开(公告)号:CN101901754B
公开(公告)日:2012-08-08
申请号:CN201010211448.X
申请日:2010-06-25
Applicant: 上海新傲科技股份有限公司 , 中国科学院上海微系统与信息技术研究所
IPC: H01L21/20 , H01L21/762
Abstract: 发明提供了一种在绝缘层中嵌入纳米晶的半导体材料制备方法,包括如下步骤:提供支撑衬底与器件衬底;在支撑衬底或器件衬底的表面生长绝缘层;在绝缘层中注入纳米晶改性离子;通过绝缘层将支撑衬底与器件衬底键合在一起;实施键合后的退火加固。本发明的优点在于,通过对工艺顺序的巧妙调整,在不影响其他工艺的前提下,将形成纳米晶所采用的离子注入的步骤调整在键合之前实施的,从而不会影响到器件层的晶格完整性,提高了所制备的SOI材料的晶体质量。
-
公开(公告)号:CN101901753B
公开(公告)日:2012-05-23
申请号:CN201010211396.6
申请日:2010-06-25
Applicant: 上海新傲科技股份有限公司 , 中国科学院上海微系统与信息技术研究所
IPC: H01L21/20 , H01L21/762
Abstract: 一种带有绝缘埋层的厚膜材料的制备方法,包括如下步骤:提供一支撑衬底;采用研磨减薄工艺修正所述支撑衬底,以减小衬底的总厚度偏差;抛光支撑衬底表面以降低粗糙度;将支撑衬底与器件层衬底通过一绝缘层键合在一起;将器件层衬底减薄至其厚度与最终器件层目标厚度差的范围是1μm至10μm;抛光减薄后的器件层衬底。本发明的优点在于,通过引入衬底修正的方法对支撑衬底的均匀性进行修正,以提高最终衬底的顶层半导体层的厚度均匀性。
-
公开(公告)号:CN101609800B
公开(公告)日:2010-12-29
申请号:CN200910053504.9
申请日:2009-06-19
Applicant: 上海新傲科技股份有限公司 , 中国科学院上海微系统与信息技术研究所
IPC: H01L21/31 , H01L21/762 , H01L21/84 , H01L21/20 , H01L21/02
Abstract: 一种制备混合晶向半导体衬底的方法,包括如下步骤:提供键合衬底,所述键合衬底包括剥离层、第一半导体层以及腐蚀停止层;提供第二半导体支撑衬底,所述第二半导体支撑衬底表面具有第二晶面;在第一半导体层或者第二半导体支撑衬底表面形成媒介层,或者在第一半导体层和第二半导体支撑衬底的表面均形成媒介层;将第二半导体支撑衬底与键合衬底键合;采用选择性腐蚀工艺除去剥离层和腐蚀停止层;对键合后衬底进行退火。本发明的优点在于,利用高温退火消除键合界面的由亲水键合导致的自然氧化层的办法,能够制备出全局混合晶向体硅衬底,并且该全局混合晶向半导体衬底的表面半导体层具有良好的厚度均匀性。
-
-
-
-
-
-
-
-
-