半导体器件以及半导体器件的制造方法

    公开(公告)号:CN107275397B

    公开(公告)日:2021-11-19

    申请号:CN201710147483.1

    申请日:2017-03-13

    Abstract: 本发明提供一种半导体器件以及半导体器件的制造方法,提高半导体器件(高电子迁移率晶体管)的特性。将具有缓冲层、沟道层、电子供给层、台面型的覆盖层、源电极(SE)、漏电极(DE)、将覆盖层覆盖的栅极绝缘膜(GI)以及形成于该栅极绝缘膜之上的栅电极(GE)的半导体器件设为以下结构。覆盖层与栅电极(GE)通过栅极绝缘膜(GI)而分离,覆盖层的漏电极(DE)侧和源电极(SE)侧的侧面呈锥形状。例如,覆盖层(台面部)的侧面的锥形角(θ1)为120度以上。根据上述结构,起到TDDB寿命的提高效果,另外,起到导通电阻变动的抑制效果。

    半导体器件及制造半导体器件的方法

    公开(公告)号:CN105702734B

    公开(公告)日:2021-11-05

    申请号:CN201510909918.2

    申请日:2015-12-10

    Abstract: 本发明涉及半导体器件及制造半导体器件的方法。一种半导体器件,其包括在衬底上方的缓冲层、沟道层、阻挡层和栅极电极,栅极电极布置在其间有栅极绝缘膜的第一开口中,第一开口穿过阻挡层到达沟道层的中间。将要具有沟道的、在第二开口两侧的第一区域中的二维电子气的浓度被控制为低于在第一区域端部和源极或漏极电极之间的第二区域中的二维电子气的浓度。因此降低了第一区域中的二维电子气的浓度,从而防止了极化电荷的导带增强效应的降低。这防止了阈值电位的降低,从而提高了常闭的可操作性。

    半导体器件及其制造方法

    公开(公告)号:CN103000681B

    公开(公告)日:2017-04-12

    申请号:CN201210342487.2

    申请日:2012-09-14

    Abstract: 本发明涉及一种半导体器件及其制造方法。在帽层和势垒层之间的界面处以及沟道层和缓冲层之间的界面处产生压缩应变,并且在势垒层和沟道层之间的界面处产生拉伸应变。因此,在帽层和势垒层之间的界面处以及沟道层和缓冲层之间的界面处的负电荷高于正电荷,而势垒层和沟道层之间的界面处的正电荷高于负电荷。沟道层具有第一层、第二层和第三层的堆叠层结构。第二层比第一层和第三层的电子亲和势高的电子亲和势。

    半导体器件和制造半导体器件的方法

    公开(公告)号:CN106024879A

    公开(公告)日:2016-10-12

    申请号:CN201610196008.9

    申请日:2016-03-31

    Abstract: 本发明涉及半导体器件和制造半导体器件的方法。改进了半导体器件的特性。所述半导体器件包括衬底上的电压箝位层、沟道基底层、沟道层和势垒层。沟槽穿通势垒层延伸达沟道层的一定深度。栅电极设置在沟槽内的栅绝缘膜上。源电极和漏电极设置在栅电极的相应两侧上。延伸到电压箝位层的穿通孔内的联接部将电压箝位层电联接到源电极。包含受主能级比p型杂质的受主能级深的杂质的杂质区设置在穿通孔下方。电压箝位层减小诸如阈值电压和导通电阻的特性的变化。通过由于杂质区中的杂质导致的跳动导电来减小接触电阻。

    半导体器件及其制造方法
    10.
    发明公开

    公开(公告)号:CN103000681A

    公开(公告)日:2013-03-27

    申请号:CN201210342487.2

    申请日:2012-09-14

    Abstract: 本发明涉及一种半导体器件及其制造方法。在帽层和势垒层之间的界面处以及沟道层和缓冲层之间的界面处产生压缩应变,并且在势垒层和沟道层之间的界面处产生拉伸应变。因此,在帽层和势垒层之间的界面处以及沟道层和缓冲层之间的界面处的负电荷高于正电荷,而势垒层和沟道层之间的界面处的正电荷高于负电荷。沟道层具有第一层、第二层和第三层的堆叠层结构。第二层比第一层和第三层的电子亲和势高的电子亲和势。

Patent Agency Ranking