-
公开(公告)号:CN115697021A
公开(公告)日:2023-02-03
申请号:CN202110825046.7
申请日:2021-07-21
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H10N30/85 , H10N30/076 , H10N30/093 , C23C14/35 , C23C14/06 , C23C16/30 , C23C16/34 , H03H3/02
Abstract: 本发明提供一种氮化铝压电薄膜、制备方法及应用,通过第一性原理计算,从原子间结合能入手,设计出采用B元素、X元素双掺杂的AlN压电薄膜,不需对设备进行复杂改装,提出了一种高效简单的技术手段;通过磁控溅射技术制备了氮化铝压电薄膜,其中,采用双靶或三靶溅射,靶材分开可以精确控制B元素及X元素的掺杂浓度,可在交叉区域获得掺杂均匀的薄膜;采用单靶溅射,则操作简便,便于快速实现薄膜的制备;采用MOCVD化学气相沉积方法制备氮化铝压电薄膜,可实现AlN掺杂B元素及X元素的梯度生长;从而本发明可制备出低损耗、高压电性能的氮化铝压电薄膜。
-
公开(公告)号:CN111293136A
公开(公告)日:2020-06-16
申请号:CN201811495172.5
申请日:2018-12-07
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/22 , H01L23/528 , H01L21/768
Abstract: 本发明提供一种基于二维器件的三维MRAM存储结构及其制作方法,结构包括:第一存储层,包括CMOS电路基底、磁性隧穿结器件、源线金属层、字线金属层以及位线金属层;第一连接电路层,用以提供存储层的读写信号,并提供相邻两存储层之间的信号连接通路;若干个第二存储层,其采用二维半导体材料形成二维CMOS电路层,以及若干个第二连接电路层,位于相邻的第二存储层之间。本发明不需要硅穿孔工艺中先对单层芯片流片、研磨减薄以及对准焊接等步骤,而是直接将多层存储电路堆叠制备在同一衬底上,其制作工艺与CMOS工艺兼容。本发明的二维CMOS器件无须经过400~500℃以上高温处理,可提高器件的性能及工艺稳定性。
-
公开(公告)号:CN111435666A
公开(公告)日:2020-07-21
申请号:CN201910027528.0
申请日:2019-01-11
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明提供一种图形化结构的SOI衬底及其制备方法,包括:在第二半导体衬底上形成周期结构并进行离子注入形成剥离界面;在第一半导体衬底上的绝缘层中形成凹槽,凹槽未贯穿绝缘层;键合周期结构及绝缘层,以形成空腔;进行退火工艺加强键合强度,并使周期结构从剥离界面处剥离;其中,键合气氛包括氢气、氢气及氮气的混合气体、氧气及氮气的混合气体、氧气或真空,退火工艺过程中,所述空腔内的混合气体被所述顶半导体层吸收或从所述顶半导体层中扩散出去,以降低所述空腔内的气压。本发明可以使空腔结构在高温环境下,具有与外界大气压相近的内部压强,空腔结构不容易被内外气压差破坏,从而得到具有薄层顶半导体层的图形化结构的SOI衬底。
-
公开(公告)号:CN111435648A
公开(公告)日:2020-07-21
申请号:CN201910026972.0
申请日:2019-01-11
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/762 , H01L21/265 , H01L21/84 , H01L21/20
Abstract: 本发明提供一种图形化结构的SOI衬底的制备方法,包括:在第二半导体衬底中进行离子注入形成剥离界面;于第一绝缘层中形成凹槽,所述凹槽未贯穿所述第一绝缘层;键合第二半导体衬底及第一绝缘层,以形成空腔;进行退火工艺加强键合强度,并使第二半导体衬底从剥离界面处剥离;其中,键合气氛包括氢气、氢气及氮气的混合气体、氧气及氮气的混合气体、氧气或真空,退火工艺过程中,所述空腔内的混合气体被所述顶半导体层吸收或从所述顶半导体层中扩散出去,以降低所述空腔内的气压。本发明可以使空腔结构在高温环境下,具有与外界大气压相近的内部压强,空腔结构不容易被内外气压差破坏,从而得到具有薄层顶半导体层的图形化结构的SOI衬底。
-
公开(公告)号:CN111293138A
公开(公告)日:2020-06-16
申请号:CN201811495212.6
申请日:2018-12-07
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/22
Abstract: 本发明提供一种三维MRAM存储结构及其制作方法,结构包括:第一存储层,包括CMOS电路基底、磁性隧穿结器件、源线金属层、字线金属层以及位线金属层;第一连接电路层,用以提供存储层的读写信号,并提供相邻两存储层之间的信号连接通路;若干个第二存储层,直接制作于所述第一连接电路层上,以及若干个第二连接电路层,位于相邻的第二存储层之间。本发明与传统工艺相比,不需要硅穿孔(TSV)工艺中先对单层芯片流片、研磨减薄以及对准焊接等步骤,而是直接将多层存储电路通过半导体材料及金属布线层有序的堆叠制备在同一衬底上,其制作工艺与CMOS工艺兼容。
-
公开(公告)号:CN111435644B
公开(公告)日:2022-06-24
申请号:CN201910027378.3
申请日:2019-01-11
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/336 , H01L21/265 , H01L21/266 , H01L29/78 , H01L29/06 , H01L29/10
Abstract: 本发明提供一种环栅晶体管及其制备方法,方法包括:1)提供SOI衬底,其绝缘层中形成有凹槽;2)形成悬空并横跨于凹槽上的半导体纳米线结构;3)对半导体纳米线结构进行圆化及减薄;4)于半导体纳米线表面形成全包围式的栅介质层,于栅介质层表面形成栅电极层;5)以栅电极层作为掩膜,进行离子注入工艺以形成源区及漏区;6)去除栅电极层包围以外的栅介质层;7)于源区及漏区形成源电极及漏电极。本发明采用栅电极层作为掩膜进行源区及漏区的自对准注入,可有效提高工艺稳定性以及注入精度,并可有效降低工艺成本。本发明在制备半导体纳米线时,不需要进行各项同性的湿法腐蚀,可有效避免内凹性空腔的产生。
-
公开(公告)号:CN111435649A
公开(公告)日:2020-07-21
申请号:CN201910027054.X
申请日:2019-01-11
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/762 , H01L21/3065 , H01L27/12 , B82Y40/00
Abstract: 本发明提供一种基于图形化SOI衬底的半导体纳米线结构及其制备方法,包括:在第二半导体衬底中进行离子注入形成剥离界面;于第一绝缘层中形成凹槽,所述凹槽未贯穿所述第一绝缘层;键合第二半导体衬底及第一绝缘层,以形成空腔;进行退火工艺加强键合强度,并使第二半导体衬底从剥离界面处剥离,形成顶半导体层;图形化刻蚀所述顶半导体层,以形成悬空并横跨于所述凹槽上的半导体纳米线结构。本发明先制作出图形化结构的SOI衬底,该SOI衬底可通过干法刻蚀直接制备镂空的半导体纳米线,在制备半导体纳米线时,不需要进行各项同性的湿法腐蚀,可有效避免内凹性空腔的产生。
-
公开(公告)号:CN111435644A
公开(公告)日:2020-07-21
申请号:CN201910027378.3
申请日:2019-01-11
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/336 , H01L21/265 , H01L21/266 , H01L29/78 , H01L29/06 , H01L29/10
Abstract: 本发明提供一种环栅晶体管及其制备方法,方法包括:1)提供SOI衬底,其绝缘层中形成有凹槽;2)形成悬空并横跨于凹槽上的半导体纳米线结构;3)对半导体纳米线结构进行圆化及减薄;4)于半导体纳米线表面形成全包围式的栅介质层,于栅介质层表面形成栅电极层;5)以栅电极层作为掩膜,进行离子注入工艺以形成源区及漏区;6)去除栅电极层包围以外的栅介质层;7)于源区及漏区形成源电极及漏电极。本发明采用栅电极层作为掩膜进行源区及漏区的自对准注入,可有效提高工艺稳定性以及注入精度,并可有效降低工艺成本。本发明在制备半导体纳米线时,不需要进行各项同性的湿法腐蚀,可有效避免内凹性空腔的产生。
-
公开(公告)号:CN111435643A
公开(公告)日:2020-07-21
申请号:CN201910027361.8
申请日:2019-01-11
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/336 , H01L29/78 , H01L29/423 , B82Y10/00
Abstract: 本发明提供一种三维堆叠的环栅晶体管的制备方法,方法包括:1)提供SOI衬底,其绝缘层中形成有凹槽;2)形成悬空并横跨于凹槽上且向上堆叠的半导体纳米线结构;3)对半导体纳米线结构进行圆化及减薄;4)于沟道区表面形成注入阻挡层,其显露源区及漏区的制备区域;5)进行离子注入以形成源区及漏区;6)于半导体纳米线表面形成全包围式的栅介质层及栅电极层,并图形化形成栅极结构;7)形成源电极及漏电极。本发明的环栅晶体管采用后栅工艺制备,可有效提高栅极材料的选择范围,从而实现不同的器件性能要求。本发明在刻蚀半导体纳米线时,不需要进行各项同性的湿法腐蚀,可有效避免内凹性空腔的产生。本发明可有效提高器件的集成度。
-
公开(公告)号:CN111435637A
公开(公告)日:2020-07-21
申请号:CN201910027050.1
申请日:2019-01-11
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/20 , H01L21/265 , H01L21/762 , H01L21/84
Abstract: 本发明提供一种图形化结构的SOI衬底的制备方法,包括:在第二半导体衬底中进行离子注入形成剥离界面;于第一绝缘层中形成凹槽,所述凹槽未贯穿所述第一绝缘层;键合第二半导体衬底及第一绝缘层,以形成空腔;进行退火工艺加强键合强度,并使第二半导体衬底从剥离界面处剥离。本发明的SOI衬底的绝缘层中具有图形化空腔,可以有效改善绝缘层局部的介电常数,扩大SOI衬底的应用范围。
-
-
-
-
-
-
-
-
-