半导体器件
    2.
    发明公开

    公开(公告)号:CN105390090A

    公开(公告)日:2016-03-09

    申请号:CN201510522694.X

    申请日:2015-08-24

    Inventor: 金敬万

    Abstract: 一种半导体器件包括:第一存储器,其存储用于在显示设备上生成第一帧图像和第二帧图像的第一层图像数据部分和第二层图像数据部分;第二存储器,其存储改变映射;显示控制器,其响应于改变映射生成与图像数据部分相关联的位置信息;以及接口,其接收图像数据和位置信息并且生成用于更新图像数据的命令。

    主机和包括主机的多显示器系统

    公开(公告)号:CN105389144A

    公开(公告)日:2016-03-09

    申请号:CN201510526331.3

    申请日:2015-08-25

    Abstract: 提供一种向控制多个显示器的显示驱动器集成电路(IC)发送数据包的片上系统(SoC)。SoC包括第一寄存器,以及中央处理单元(CPU),其被配置为在第一寄存器中设置第一值以调整每个显示器的帧速率。撕裂效应(TE)信号检测电路被配置为检测从显示驱动器IC输出的TE信号。数据传输电路被配置为使用检测到的TE信号和第一值生成多个帧速率调整信号,并且使用帧速率调整信号控制发送到显示器的数据包的传输定时。

    显示控制器和包括显示控制器的半导体集成电路装置

    公开(公告)号:CN105741737A

    公开(公告)日:2016-07-06

    申请号:CN201511029689.1

    申请日:2015-12-31

    Abstract: 提供一种显示控制器和包括显示控制器的半导体集成电路装置。所述显示控制器包括:第一寄存器,由开放式操作系统设置;第二寄存器,由安全操作系统设置;第一数据输入电路,被配置为根据第一寄存器中的设置信息读取普通数据;第二数据输入电路,被配置为根据第二寄存器中的设置信息读取安全数据;数据处理器,被配置为混合普通数据与安全数据,以将安全数据显示在普通数据之上。

    欠载运行补偿电路和方法以及具有该电路的设备

    公开(公告)号:CN102419964A

    公开(公告)日:2012-04-18

    申请号:CN201110256754.X

    申请日:2011-09-01

    CPC classification number: G09G5/363

    Abstract: 本发明提供了一种欠载运行补偿电路。欠载运行补偿电路被配置为接收时钟信号、数据和欠载运行检测信号,所述欠载运行检测信号指示是否发生欠载运行。欠载运行补偿电路还被配置为:当接收到指示没有发生欠载运行的欠载运行检测信号时,输出时钟信号和数据。欠载运行补偿电路还被配置为:当接收到指示发生欠载运行的欠载运行检测信号时,输出时钟信号和伪数据。

    片上系统和多显示器系统

    公开(公告)号:CN105389144B

    公开(公告)日:2020-06-26

    申请号:CN201510526331.3

    申请日:2015-08-25

    Abstract: 提供一种向控制多个显示器的显示驱动器集成电路(IC)发送数据包的片上系统(SoC)。SoC包括第一寄存器,以及中央处理单元(CPU),其被配置为在第一寄存器中设置第一值以调整每个显示器的帧速率。撕裂效应(TE)信号检测电路被配置为检测从显示驱动器IC输出的TE信号。数据传输电路被配置为使用检测到的TE信号和第一值生成多个帧速率调整信号,并且使用帧速率调整信号控制发送到显示器的数据包的传输定时。

    片上系统(SOC)装置、显示驱动器以及SOC系统

    公开(公告)号:CN105427780A

    公开(公告)日:2016-03-23

    申请号:CN201510580461.5

    申请日:2015-09-11

    Inventor: 李宗协 金敬万

    Abstract: 提供了片上系统(SOC)装置、显示驱动器和SOC系统。所述片上系统(SoC)装置包括:显示控制器,被配置为接收触发信号,并基于触发信号输出图像数据;收发器,被配置为接收第一中断。在第一模式下,显示控制器被配置为与触发信号的脉冲同步地输出图像数据。在与第一模式不同的第二模式下,显示控制器被配置为仅在接收到第一中断之后与触发信号中包括的脉冲同步地输出图像数据。

Patent Agency Ranking