存储器接口偏移信令
    5.
    发明公开

    公开(公告)号:CN105074681A

    公开(公告)日:2015-11-18

    申请号:CN201480013534.6

    申请日:2014-03-13

    摘要: 一种存储器接口包括被配置用于将可变延迟施加于数据信号的一部分以及将可变延迟施加于数据选通信号的电路。经延迟的数据选通信号对所述数据信号的经延迟部分采样。通过使所述数据信号的经延迟的位与未经延迟的位的路由交替,所述数据信号的经延迟部分与所述数据信号的未经延迟部分分隔开。训练块确定并设置可变延迟的值对应于记所录的数个眼孔径宽度中的最大值。

    可配置模块和存储器子系统

    公开(公告)号:CN102187396B

    公开(公告)日:2015-05-27

    申请号:CN201080002916.0

    申请日:2010-05-20

    IPC分类号: G11C7/10 G11C5/02 G11C5/06

    摘要: 一种可配置存储器子系统包括具有电路板的存储器模块,电路板上安装有第一包括存储器的装置(MCD)对和第二MCD对。每对MCD具有和第一MCD通信的第二MCD。每个MCD具有输入端口、输出端口、存储器,它们均和桥接器通信。响应于命令,桥接器进行如下传输中的至少一个:把数据包的一部分从输入端口传输到输出端口或存储器,或者把存储器包的一部分从存储器传输到输出端口。环回装置从第一MCD对接收命令包和数据包,并且把命令包和数据包传输给第二MCD对。

    具有读取定时信息的多数据速率存储器

    公开(公告)号:CN104282325A

    公开(公告)日:2015-01-14

    申请号:CN201410190606.6

    申请日:2014-05-07

    发明人: J·G·盖尔

    IPC分类号: G11C7/10

    摘要: 一种存储器(14或24)包括存储器阵列(18或26)、读取电路(20或28)和选通发生器(22或30)。所述读取电路被配置用于响应于读取请求提供来自所述存储器阵列的读取数据,其中所述读取电路根据第一时钟提供所述读取数据。所述选通发生器被配置用于提供所述读取数据的选通信号,其中所述选通发生器根据第二时钟提供所述选通信号。所述第二时钟以30度到150度的范围内的相位与所述第一时钟异相。