制造半导体器件的方法
    2.
    发明授权

    公开(公告)号:CN108461395B

    公开(公告)日:2022-08-23

    申请号:CN201810194182.9

    申请日:2014-01-24

    Abstract: 本发明涉及一种制造半导体器件的方法,包括:(a)在第一区域中经第一绝缘膜在半导体衬底上方形成第一伪栅电极,经第二绝缘膜在半导体衬底上方形成第二伪栅电极,在第二区域中经第三绝缘膜在半导体衬底上方形成第三伪栅电极,第二伪栅电极经第四绝缘膜与第一伪栅电极相邻,第二伪栅电极的高度大于第三伪栅电极的高度;(b)形成层间绝缘层以便与第一至第三伪栅电极的上表面重叠;(c)抛光层间绝缘层、第一至第三伪栅电极的各部分使其上表面从层间绝缘层暴露;(d)去除第一至第三伪栅电极;以及(e)在第一至第三开口部中填充含金属的膜,第一至第三开口部是在步骤(d)中已经去除第一至第三伪栅电极的区域。

    半导体器件
    3.
    发明公开
    半导体器件 审中-公开

    公开(公告)号:CN118073370A

    公开(公告)日:2024-05-24

    申请号:CN202311497308.7

    申请日:2023-11-10

    Abstract: 本公开的各实施例涉及半导体器件。电阻元件由SOI衬底的第一半导体层和形成在该第一半导体层上的第二半导体层组成。该第二半导体层具有彼此间隔开的第一半导体部分和第二半导体部分。该第一半导体层具有其上形成有该第一半导体部分的第一区域、其上形成有该第二半导体部分的第二区域、以及在其上不形成外延半导体层的第三区域。该第一区域和该第二区域中的每一者还具有与靠近该第三区域定位的低浓度区域。该低浓度区域的杂质浓度比该第三区域的杂质浓度低。每个半导体部分具有位于该低浓度区域上的中浓度区域。该中浓度区域的杂质浓度比该低浓度区域的该杂质浓度高。

    半导体装置
    4.
    发明授权

    公开(公告)号:CN107887394B

    公开(公告)日:2023-06-06

    申请号:CN201710885377.3

    申请日:2017-09-27

    Abstract: 本公开涉及半导体装置。通过在包括鳍式晶体管的分离栅极MONOS存储器中防止由于鳍的形状而使到电荷累积膜中的电子的不平衡注入分布,从而提供了一种具有改善的可靠性的半导体装置。构造存储器单元的存储器栅极电极形成在鳍上方。与覆盖鳍的上表面的ONO膜邻接的该存储器栅极电极的一部分的杂质浓度低于与覆盖鳍的侧表面的ONO膜邻接的存储器栅极电极的一部分的杂质浓度。

    半导体器件
    6.
    发明公开

    公开(公告)号:CN107689244A

    公开(公告)日:2018-02-13

    申请号:CN201710660716.8

    申请日:2017-08-04

    Abstract: 本文提供的半导体器件能够降低在半导体衬底上形成的存储元件的状态变化的可能性,所述半导体衬底和所述存储元件之间插入有绝缘层。所述半导体器件包括非易失性存储元件和偏压电路。所述非易失性存储元件中的每一个包括漏区和源区,栅电极以及电荷储存层,所述漏区和源区布置成将形成有沟道的半导体区域夹在中间,所述电荷储存层布置在所述栅电极和所述半导体区域之间。所述非易失性存储元件布置在半导体衬底上,且所述非易失性存储元件和所述衬底之间插入有绝缘层。当电子储存在电荷储存层中时,所述偏压电路使所述栅电极和所述漏区与所述源区中的至少一个之间的电势差减小,从而使储存在非易失性存储元件的沟道中的空穴减少。

    半导体装置
    7.
    发明公开

    公开(公告)号:CN106558588A

    公开(公告)日:2017-04-05

    申请号:CN201610686046.2

    申请日:2016-08-18

    Abstract: 本发明提供一种半导体装置,用于提高半导体装置的性能,具有半导体基板、形成于半导体基板的上表面的元件隔离膜以及鳍片,该鳍片是半导体基板的一部分,贯通元件隔离膜而沿与半导体基板的上表面垂直的方向突出,具有在上表面的第一方向上彼此相对的侧面和将相对的侧面连结的主面,并沿与第一方向正交的第二方向延伸。还具有:控制栅电极,隔着栅极绝缘膜而配置在侧面上,并沿第一方向延伸;以及存储栅电极,隔着包含电荷蓄积层的栅极绝缘膜而配置在侧面上,并沿第一方向延伸。并且,在与上表面正交的方向上,存储栅电极与侧面重叠的重叠长度比控制栅电极与侧面重叠的重叠长度小。

    半导体器件
    8.
    发明公开
    半导体器件 审中-实审

    公开(公告)号:CN116779658A

    公开(公告)日:2023-09-19

    申请号:CN202310058320.1

    申请日:2023-01-19

    Abstract: 本公开涉及一种半导体器件。半导体器件被设置有包括半导体衬底、铁电层和半导体层的SOI衬底,并且具有在其中形成第一MISFET的第一区域。第一MISFET包括:在第一区域中的半导体衬底;在第一区域中的铁电层;在第一区域中的半导体层;第一栅极绝缘膜,被形成在第一区域中的半导体层上;第一栅极电极,被形成在第一栅极绝缘膜上;第一源极区,位于第一栅极电极的一侧并且被形成在第一区域中的半导体层中;以及第一漏极区,位于第一栅极电极的另一侧并且被形成在第一区域中的半导体层中。

    半导体装置
    9.
    发明授权

    公开(公告)号:CN106558588B

    公开(公告)日:2022-02-22

    申请号:CN201610686046.2

    申请日:2016-08-18

    Abstract: 本发明提供一种半导体装置,用于提高半导体装置的性能,具有半导体基板、形成于半导体基板的上表面的元件隔离膜以及鳍片,该鳍片是半导体基板的一部分,贯通元件隔离膜而沿与半导体基板的上表面垂直的方向突出,具有在上表面的第一方向上彼此相对的侧面和将相对的侧面连结的主面,并沿与第一方向正交的第二方向延伸。还具有:控制栅电极,隔着栅极绝缘膜而配置在侧面上,并沿第一方向延伸;以及存储栅电极,隔着包含电荷蓄积层的栅极绝缘膜而配置在侧面上,并沿第一方向延伸。并且,在与上表面正交的方向上,存储栅电极与侧面重叠的重叠长度比控制栅电极与侧面重叠的重叠长度小。

Patent Agency Ranking