电熔丝电路
    4.
    发明公开

    公开(公告)号:CN101499321A

    公开(公告)日:2009-08-05

    申请号:CN200910003669.5

    申请日:2009-01-19

    CPC classification number: G11C17/16 G11C17/18

    Abstract: 本发明提供一种电熔丝电路,其能实现电熔丝电路的面积节约,且构筑防止电熔丝误切断电路。其解决方案为除了独立的一个电源开关电路(300)之外,具有多个熔丝比特单元(200),其由一端与该电源开关电路的输出相连的熔丝元件(201)和与该熔丝元件的另一端相连的第1MOS晶体管(202)构成,进一步,作为ESD对策,在接地电位和电源开关电路的输出VGB之间连接二极管(400)。构成熔丝比特单元(200)的晶体管的栅极氧化膜厚度与低电压逻辑系晶体管而不是高电压I/O系晶体管的栅极氧化膜厚度相等。

    电熔断装置
    5.
    发明公开

    公开(公告)号:CN101123121A

    公开(公告)日:2008-02-13

    申请号:CN200710140610.1

    申请日:2007-08-09

    CPC classification number: G11C17/18 G11C17/16

    Abstract: 本发明提供一种电熔断装置,包括:多个熔断核,每个熔断核均具有电熔断元件和串联连接到该电熔断元件的开关元件;程序控制电路,其通过与有效程序时钟信号同步地依次移位程序控制传输信号来产生程序移位信号,并随后基于程序数据和所述程序移位信号产生待发送给所述多个熔断核的每个开关元件的程序信号;和程序时钟控制电路,其根据程序时钟使能信号控制程序时钟信号的导通状态和非导通状态,并且当所述程序时钟信号处于导通状态时,将所述程序时钟信号传输给所述程序控制电路,作为有效程序时钟信号。

    半导体存储装置
    9.
    发明授权

    公开(公告)号:CN101981626B

    公开(公告)日:2013-01-30

    申请号:CN201080001275.7

    申请日:2010-02-03

    Inventor: 增尾昭 县泰宏

    CPC classification number: G11C11/419 G11C7/12

    Abstract: 本发明提供一种半导体存储装置。对于应用位线降压技术的存储器,在IO模块(2)中设置有:对针对存储器单元的列设置的第一位线(BL/NBL)的电位进行控制的第一晶体管(TR1)、和控制该第一晶体管(TR1)的第一逻辑门电路(LG1)。第一晶体管(TR1)的漏极或源极与第一逻辑门电路(LG1)的输入连接,并且第一晶体管(TR1)的栅极与第一逻辑门电路(LG1)的输出连接,第一晶体管(TR1)被脉冲驱动。并且,仅对一条位线(BL)连接数据读出电路(11)。

Patent Agency Ranking