-
公开(公告)号:CN107039346B
公开(公告)日:2020-01-10
申请号:CN201610912647.0
申请日:2016-10-20
Applicant: 台湾积体电路制造股份有限公司
IPC: H01L21/822 , H01L27/24
Abstract: 本发明的实施例涉及一种包括由PMOS晶体管驱动的RRAM单元的集成芯片和相关的形成方法。在一些实施例中,集成芯片具有布置在半导体衬底内的PMOS晶体管。电阻式RRAM单元,布置在覆盖半导体衬底的层间介电(ILD)层内。RRAM单元具有第一导电电极,第一导电电极通过具有可变电阻的介电数据存储层与第二导电电极分隔开。第一导电电极通过一个或多个金属互连层连接到PMOS晶体管的漏极端。使用PMOS晶体管驱动RRAM单元,允许减少体效应的影响,因此,允许在低功耗和短时间下执行复位操作。
-
公开(公告)号:CN105977376B
公开(公告)日:2019-07-19
申请号:CN201510831564.4
申请日:2015-11-25
Applicant: 台湾积体电路制造股份有限公司
CPC classification number: H01L43/08 , G11C11/16 , H01L27/228 , H01L43/12
Abstract: 本发明提供一种形成包括垂直MTJ(磁性隧道结)的磁阻式随机存取存储器(MRAM)器件的方法。该方法包括在底部电极层上方形成磁性隧道结(MTJ)。顶部电极层形成在MTJ的上表面的上方,并且硬掩模形成在顶部电极层的上表面的上方。执行第一蚀刻穿过未被硬掩模掩蔽的顶部电极层和MTJ的未被硬掩模掩蔽的区域,以形成顶部电极和蚀刻的MTJ。形成侧壁间隔件,侧壁间隔件从硬掩模或顶部电极的上表面、沿着顶部电极和蚀刻的MTJ的侧壁延伸,到达底部电极的上表面之下的位置处或与底部电极的上表面大致齐平的位置处。还提供生成的MRAM器件结构。本发明提供了用于改进型磁阻式随机存取存储器工艺的垂直磁性隧道结。
-
公开(公告)号:CN107039346A
公开(公告)日:2017-08-11
申请号:CN201610912647.0
申请日:2016-10-20
Applicant: 台湾积体电路制造股份有限公司
IPC: H01L21/822 , H01L27/24
Abstract: 本发明的实施例涉及一种包括由PMOS晶体管驱动的RRAM单元的集成芯片和相关的形成方法。在一些实施例中,集成芯片具有布置在半导体衬底内的PMOS晶体管。电阻式RRAM单元,布置在覆盖半导体衬底的层间介电(ILD)层内。RRAM单元具有第一导电电极,第一导电电极通过具有可变电阻的介电数据存储层与第二导电电极分隔开。第一导电电极通过一个或多个金属互连层连接到PMOS晶体管的漏极端。使用PMOS晶体管驱动RRAM单元,允许减少体效应的影响,因此,允许在低功耗和短时间下执行复位操作。
-
公开(公告)号:CN105977376A
公开(公告)日:2016-09-28
申请号:CN201510831564.4
申请日:2015-11-25
Applicant: 台湾积体电路制造股份有限公司
CPC classification number: H01L43/08 , G11C11/16 , H01L27/228 , H01L43/12
Abstract: 本发明提供一种形成包括垂直MTJ(磁性隧道结)的磁阻式随机存取存储器(MRAM)器件的方法。该方法包括在底部电极层上方形成磁性隧道结(MTJ)。顶部电极层形成在MTJ的上表面的上方,并且硬掩模形成在顶部电极层的上表面的上方。执行第一蚀刻穿过未被硬掩模掩蔽的顶部电极层和MTJ的未被硬掩模掩蔽的区域,以形成顶部电极和蚀刻的MTJ。形成侧壁间隔件,侧壁间隔件从硬掩模或顶部电极的上表面、沿着顶部电极和蚀刻的MTJ的侧壁延伸,到达底部电极的上表面之下的位置处或与底部电极的上表面大致齐平的位置处。还提供生成的MRAM器件结构。本发明提供了用于改进型磁阻式随机存取存储器工艺的垂直磁性隧道结。
-
-
-