一种高速低功耗主从D触发器

    公开(公告)号:CN118554919B

    公开(公告)日:2024-10-22

    申请号:CN202410999480.0

    申请日:2024-07-24

    摘要: 本发明公开了一种高速低功耗主从D触发器,主从D触发器包括数据输入电路、主触发电路、从触发电路以及数据输出电路;数据输入电路、主触发电路、从触发电路和数据输出电路依次相连;数据输入电路,用于接收数据输入信号;数据输出电路,用于将从触发电路的输出信号进行输出;主触发电路和从触发电路均由时钟信号CK控制;当时钟信号CK为低电平时,主触发电路接收数据输入信号,从触发电路处于维持状态;当时钟信号CK为高电平时,主触发电路处于维持状态,从触发电路接收主触发电路的存储状态。本发明具有速度快而功耗低等优点。

    一种真单相时钟主从型全静态D触发器

    公开(公告)号:CN118539902A

    公开(公告)日:2024-08-23

    申请号:CN202410999479.8

    申请日:2024-07-24

    摘要: 本发明公开了一种真单相时钟主从型全静态D触发器,D触发器包括依次相连的数据输入电路、主触发电路、从触发电路以及数据输出电路;数据输入电路用于接收数据输入信号;主触发电路和从触发电路均由时钟信号CK控制;当时钟信号CK为低电平时,主触发电路接收数据输入信号,从触发电路处于维持状态;当时钟信号CK为高电平时,主触发电路处于维持状态,从触发电路接收主触发电路的存储状态。本发明具有晶体管数量少、时钟控制晶体管数量少,电路结构简单等优点,克服了传统真单相时钟D触发器因漏电而存储状态改变的缺陷,且延迟较传统D触发器降低7%~12%;另外,差分式样的输入可增强抗噪声性能。

    用于SRAM阵列内乘法的部分积生成电路和乘法器

    公开(公告)号:CN118312134B

    公开(公告)日:2024-08-16

    申请号:CN202410721134.6

    申请日:2024-06-05

    IPC分类号: G06F7/523

    摘要: 本申请涉及一种用于SRAM阵列内乘法的部分积生成电路和乘法器,该电路包括:Booth编码器、备选部分积生成模块、部分积选择模块以及补码计算加1实现模块。Booth编码器用于对乘数进行Booth编码,得到Booth编码结果;备选部分积生成模块用于生成五个备选部分积,备选部分积是补码表示的有符号数;部分积选择模块用于根据Booth编码结果从五个备选部分积中选择一个;补码计算加1实现模块用于将补码计算中的加1计算从部分积生成电路中分离,并合并到部分积累积的计算中。该电路与现有或非门的部分积方式相比,实现面积相当,但大幅度减少了部分积数量,能够显著提升SRAM阵列内计算的速度和能效。

    集成电路测试模式下的时钟诊断修复方法、装置和设备

    公开(公告)号:CN118364781A

    公开(公告)日:2024-07-19

    申请号:CN202410797637.1

    申请日:2024-06-20

    摘要: 本申请涉及集成电路测试模式下的时钟诊断修复方法、装置和设备,通过对集成电路芯片在扫描设计后的网表进行测试时钟树的提取分析,找到两个输入端来源于测试时钟的所有最后一级时钟选择器后,从中找出来源于组合逻辑的功能选择使能信号的修复选择端,最后分别为各待修复选择端添加一个或门,以避免集成电路芯片在测试模式下时钟切换后时钟输出不确定的问题。与传统技术相比,通过在时钟多级多路选择器的级联部分增加少量硬件电路,有效消除了集成电路芯片在测试模式下时钟切换后时钟输出的两种不确定性,保证芯片在扫描测试模式下的正常运行,提高了集成电路芯片的仿真验证通过率。

    极大规模集成电路的超前后仿真方法、装置及设备

    公开(公告)号:CN115983170A

    公开(公告)日:2023-04-18

    申请号:CN202310262791.4

    申请日:2023-03-17

    摘要: 本申请涉及一种极大规模集成电路的超前后仿真方法、装置及设备。所述方法包括:通过根据网表模块和RTL模块之间的连接关系进行相应处理,使得网表模块与RTL模块的接口适配,其中,当连接关系为RTL模块内嵌网表模块时,则对网表模块对应STA的接口约束进行修改并虚拟修复时序违反,当连接关系为网表模块内嵌RTL模块时,则根据RTL模块构建一个lib模型并将其替换,使得网表模块与RTL模块的接口适配,这样处理后的网表模块和RTL模块可以进行混合后仿真。采用本方法可以在每一个模块完成或接近完成时,就能够进行超前后仿真,极大加速了时序和功能验证。

    多阈值标准单元库设计方法及多阈值标准单元库

    公开(公告)号:CN115238637A

    公开(公告)日:2022-10-25

    申请号:CN202211065059.X

    申请日:2022-09-01

    IPC分类号: G06F30/392 G06F30/398

    摘要: 本申请涉及一种多阈值标准单元库设计方法及多阈值标准单元库。所述方法包括:获取标准单元库中的标准单元;标准单元包括功能晶体管和驱动晶体管;根据标准单元的电路结构,构建功能晶体管对应的功能晶体管版图和驱动晶体管对应的驱动晶体管版图;采用第一阈值图层覆盖功能晶体管版图中的功能晶体管,得到第一阈值功能晶体管版图,采用第二阈值图层覆盖驱动晶体管版图中的驱动晶体管,得到第二阈值驱动晶体管版图;拼接第一阈值功能晶体管版图和第二阈值驱动晶体管版图,得到多阈值标准单元,根据多阈值标准单元,得到多阈值标准单元库。采用本方法得到的多阈值标准单元库,能够在集成电路中更高效地进行功耗回收,降低集成电路的整体功耗。

    一种宽量程高精度单粒子瞬态参数测试装置、方法

    公开(公告)号:CN110146746A

    公开(公告)日:2019-08-20

    申请号:CN201910388079.2

    申请日:2019-05-10

    IPC分类号: G01R29/02

    摘要: 本发明公开一种宽量程高精度单粒子瞬态参数测试装置及方法,该装置包括:靶电路模块组,用于按照不同辐照条件产生具有不同参数的单粒子瞬态脉冲;脉冲调理模块,用于将产生的单粒子瞬态脉冲进行调理,输出调理后的脉冲;压控振荡器,用于根据脉冲处理模块输出的不同脉冲输出不同频率的波形;测试模块,用于检测压控振荡器的输出波形,输出给波形分析计算模块;波形分析计算模块,用于接收压控振荡器的输出波形进行分析,根据输出波形的波动状态以及脉冲调理模块的输入输出信号关系计算出单粒子瞬态脉冲的参数并输出。本发明具有结构简单紧凑、占用面积小、功耗低、能够测试脉冲幅度且测量量程宽以及测量精度高等优点。

    一种高速低功耗主从D触发器

    公开(公告)号:CN118554919A

    公开(公告)日:2024-08-27

    申请号:CN202410999480.0

    申请日:2024-07-24

    摘要: 本发明公开了一种高速低功耗主从D触发器,主从D触发器包括数据输入电路、主触发电路、从触发电路以及数据输出电路;数据输入电路、主触发电路、从触发电路和数据输出电路依次相连;数据输入电路,用于接收数据输入信号;数据输出电路,用于将从触发电路的输出信号进行输出;主触发电路和从触发电路均由时钟信号CK控制;当时钟信号CK为低电平时,主触发电路接收数据输入信号,从触发电路处于维持状态;当时钟信号CK为高电平时,主触发电路处于维持状态,从触发电路接收主触发电路的存储状态。本发明具有速度快而功耗低等优点。

    高性能处理器中锁相环电路智能控制方法及装置

    公开(公告)号:CN117220671A

    公开(公告)日:2023-12-12

    申请号:CN202311076305.6

    申请日:2023-08-24

    IPC分类号: H03L7/099 H03L7/08

    摘要: 本发明公开一种高性能处理器中锁相环电路智能控制方法及装置,该方法步骤包括:在预训练阶段时构建配置库;在实时控制阶段时,实时监测被控处理器的处理器工作模式变化状态,如果模式发生改变,则启动锁相环电路配置调整;启动锁相环电路配置调整时,判断实时检测到的处理器工作模式是否在配置库中,如果在则控制从配置库中查找对应的最优配置参数,如果不在则通过获取不同配置参数与处理器功耗之间的关系,确定出最优配置参数并更新配置库;按照确定出的最优配置参数配置锁相环电路。本发明能够自适应控制锁相环电路保持处理器最优功耗和性能平衡,降低处理器功耗、提高系统性能。