一种弹性可重构多维并行的多核数字信号处理器

    公开(公告)号:CN118312221B

    公开(公告)日:2024-08-16

    申请号:CN202410720589.6

    申请日:2024-06-05

    IPC分类号: G06F9/38 G06F9/30

    摘要: 本申请涉及一种弹性可重构多维并行的多核数字信号处理器。所述多核数字信号处理器包括多端口指令存储器、并发取指部件、重构取指包、指令译码派发部件、功能单元池、重构功能单元池、弹性可重构控制器、映射网络和依赖关系网络;映射网络包括并行指令映射网络、并行功能单元映射网络和功能单元内部数据并行映射网络;依赖关系网络包括功能单元之间数据依赖关系网络和并行任务依赖关系网络。采用本多核数字信号处理器能够实现数字信号处理器的弹性可重构和多维并行处理,具有高度的灵活性和可扩展性,可以适应不同应用场景和信号处理需求的快速变化。

    用于SRAM阵列内乘法的部分积生成电路和乘法器

    公开(公告)号:CN118312134B

    公开(公告)日:2024-08-16

    申请号:CN202410721134.6

    申请日:2024-06-05

    IPC分类号: G06F7/523

    摘要: 本申请涉及一种用于SRAM阵列内乘法的部分积生成电路和乘法器,该电路包括:Booth编码器、备选部分积生成模块、部分积选择模块以及补码计算加1实现模块。Booth编码器用于对乘数进行Booth编码,得到Booth编码结果;备选部分积生成模块用于生成五个备选部分积,备选部分积是补码表示的有符号数;部分积选择模块用于根据Booth编码结果从五个备选部分积中选择一个;补码计算加1实现模块用于将补码计算中的加1计算从部分积生成电路中分离,并合并到部分积累积的计算中。该电路与现有或非门的部分积方式相比,实现面积相当,但大幅度减少了部分积数量,能够显著提升SRAM阵列内计算的速度和能效。

    一种弹性可重构多维并行的多核数字信号处理器

    公开(公告)号:CN118312221A

    公开(公告)日:2024-07-09

    申请号:CN202410720589.6

    申请日:2024-06-05

    IPC分类号: G06F9/38 G06F9/30

    摘要: 本申请涉及一种弹性可重构多维并行的多核数字信号处理器。所述多核数字信号处理器包括多端口指令存储器、并发取指部件、重构取指包、指令译码派发部件、功能单元池、重构功能单元池、弹性可重构控制器、映射网络和依赖关系网络;映射网络包括并行指令映射网络、并行功能单元映射网络和功能单元内部数据并行映射网络;依赖关系网络包括功能单元之间数据依赖关系网络和并行任务依赖关系网络。采用本多核数字信号处理器能够实现数字信号处理器的弹性可重构和多维并行处理,具有高度的灵活性和可扩展性,可以适应不同应用场景和信号处理需求的快速变化。

    极大规模集成电路的超前后仿真方法、装置及设备

    公开(公告)号:CN115983170A

    公开(公告)日:2023-04-18

    申请号:CN202310262791.4

    申请日:2023-03-17

    摘要: 本申请涉及一种极大规模集成电路的超前后仿真方法、装置及设备。所述方法包括:通过根据网表模块和RTL模块之间的连接关系进行相应处理,使得网表模块与RTL模块的接口适配,其中,当连接关系为RTL模块内嵌网表模块时,则对网表模块对应STA的接口约束进行修改并虚拟修复时序违反,当连接关系为网表模块内嵌RTL模块时,则根据RTL模块构建一个lib模型并将其替换,使得网表模块与RTL模块的接口适配,这样处理后的网表模块和RTL模块可以进行混合后仿真。采用本方法可以在每一个模块完成或接近完成时,就能够进行超前后仿真,极大加速了时序和功能验证。

    多阈值标准单元库设计方法及多阈值标准单元库

    公开(公告)号:CN115238637A

    公开(公告)日:2022-10-25

    申请号:CN202211065059.X

    申请日:2022-09-01

    IPC分类号: G06F30/392 G06F30/398

    摘要: 本申请涉及一种多阈值标准单元库设计方法及多阈值标准单元库。所述方法包括:获取标准单元库中的标准单元;标准单元包括功能晶体管和驱动晶体管;根据标准单元的电路结构,构建功能晶体管对应的功能晶体管版图和驱动晶体管对应的驱动晶体管版图;采用第一阈值图层覆盖功能晶体管版图中的功能晶体管,得到第一阈值功能晶体管版图,采用第二阈值图层覆盖驱动晶体管版图中的驱动晶体管,得到第二阈值驱动晶体管版图;拼接第一阈值功能晶体管版图和第二阈值驱动晶体管版图,得到多阈值标准单元,根据多阈值标准单元,得到多阈值标准单元库。采用本方法得到的多阈值标准单元库,能够在集成电路中更高效地进行功耗回收,降低集成电路的整体功耗。

    一种多存储体集成电路自测试的调试诊断方法

    公开(公告)号:CN110085276B

    公开(公告)日:2021-01-15

    申请号:CN201910419227.2

    申请日:2019-05-20

    IPC分类号: G11C29/12

    摘要: 本发明公开了一种多存储体集成电路自测试的调试诊断方法,目的是解决现有多存储体自测试方法测试功耗大且无法识别出错位置和数量的问题。技术方案是在多存储体自测试系统中增加多存储体调试诊断控制器,去掉与门;多存储体调试诊断控制器由节拍控制器、串行移位器、pass诊断器、反向器和n个与门组成;然后根据多存储体集成电路中存储体的分布情况将多存储体的自测试分组,采用改进的多存储体集成自测试系统对多存储体集成电路自测试逐个分组进行调试诊断。采用本发明既可降低自测试功耗,避免局部发热和芯片损坏,又可定位存储体出错位置并获得出错存储体数量,有利于多存储体集成电路降级使用,大大节约成本。

    一种用于稀疏神经网络模型的参数解压方法

    公开(公告)号:CN109255429B

    公开(公告)日:2020-11-20

    申请号:CN201810845949.X

    申请日:2018-07-27

    IPC分类号: G06N3/02

    摘要: 本发明公开一种用于稀疏神经网络模型的参数解压方法,步骤包括:S1.将所需稀疏矩阵存储至指定位置,其中对矩阵中非零元素存储时,存储各非零元素对应的相对索引、权重量化值,若两个非零元素之间的零个数大于预设阈值时存储一个零值;S2获取所需解压的矩阵所存储的数据,提取出其中的相对索引以及权重量化值,并将相对索引恢复成绝对索引,根据恢复得到的绝对索引确定稠密矩阵中非零元素、零元素的位置以及对应的权重量化值,根据非零元素的位置重新构建权重向量表,将权重向量表中权重值进行恢复后,完成稠密矩阵的解压。本发明具有实现操作简单、解压效率及资源利用率高、应用范围广且灵活等优点。