-
公开(公告)号:CN104347425B
公开(公告)日:2019-04-05
申请号:CN201410378435.X
申请日:2014-08-01
Applicant: 三星电子株式会社
IPC: H01L21/336 , H01L21/28 , H01L27/11
Abstract: 本发明公开了一种半导体器件及其制造方法,所述半导体器件可包括:并列形成在衬底上的第一鳍部和第二鳍部;第一抬升式掺杂区,其形成在第一鳍部上,并具有第一掺杂浓度的杂质;第二抬升式掺杂区,其形成在第二鳍部上;以及第一桥,其将第一抬升式掺杂区和第二抬升式掺杂区彼此连接。本发明还公开了制造这种半导体器件的方法。
-
公开(公告)号:CN104347425A
公开(公告)日:2015-02-11
申请号:CN201410378435.X
申请日:2014-08-01
Applicant: 三星电子株式会社
IPC: H01L21/336 , H01L21/28 , H01L27/11
CPC classification number: H01L29/785 , H01L21/823431 , H01L27/0886 , H01L27/1211 , H01L29/0847 , H01L29/66545 , H01L29/66795 , H01L29/6681
Abstract: 本发明公开了一种半导体器件及其制造方法,所述半导体器件可包括:并列形成在衬底上的第一鳍部和第二鳍部;第一抬升式掺杂区,其形成在第一鳍部上,并具有第一掺杂浓度的杂质;第二抬升式掺杂区,其形成在第二鳍部上;以及第一桥,其将第一抬升式掺杂区和第二抬升式掺杂区彼此连接。本发明还公开了制造这种半导体器件的方法。
-
公开(公告)号:CN110010689A
公开(公告)日:2019-07-12
申请号:CN201910193855.3
申请日:2014-08-01
Applicant: 三星电子株式会社
IPC: H01L29/78 , H01L27/12 , H01L21/8234 , H01L21/336
Abstract: 本发明公开了一种半导体器件及其制造方法,所述半导体器件可包括:并列形成在衬底上的第一鳍部和第二鳍部;第一抬升式掺杂区,其形成在第一鳍部上,并具有第一掺杂浓度的杂质;第二抬升式掺杂区,其形成在第二鳍部上;以及第一桥,其将第一抬升式掺杂区和第二抬升式掺杂区彼此连接。本发明还公开了制造这种半导体器件的方法。
-
公开(公告)号:CN102856383A
公开(公告)日:2013-01-02
申请号:CN201210226910.2
申请日:2012-06-29
Applicant: 三星电子株式会社
CPC classification number: H01L29/7848 , H01L21/823807 , H01L21/823814 , H01L29/1608 , H01L29/165 , H01L29/66545 , H01L29/66621 , H01L29/66651 , H01L29/78
Abstract: 本发明提供一种半导体器件,该半导体器件包括基板和在该基板上且彼此间隔开的第一应力生成外延区域和第二应力生成外延区域。沟道区域在该基板上且位于第一应力生成外延区域和第二应力生成外延区域之间。栅极电极位于沟道区域上。沟道区域是外延层,且第一应力生成外延区域和第二应力生成外延区域向沟道区域施加应力。
-
公开(公告)号:CN110010689B
公开(公告)日:2021-10-08
申请号:CN201910193855.3
申请日:2014-08-01
Applicant: 三星电子株式会社
IPC: H01L29/78 , H01L27/12 , H01L21/8234 , H01L21/336
Abstract: 本发明公开了一种半导体器件及其制造方法,所述半导体器件可包括:并列形成在衬底上的第一鳍部和第二鳍部;第一抬升式掺杂区,其形成在第一鳍部上,并具有第一掺杂浓度的杂质;第二抬升式掺杂区,其形成在第二鳍部上;以及第一桥,其将第一抬升式掺杂区和第二抬升式掺杂区彼此连接。本发明还公开了制造这种半导体器件的方法。
-
公开(公告)号:CN102856383B
公开(公告)日:2017-06-09
申请号:CN201210226910.2
申请日:2012-06-29
Applicant: 三星电子株式会社
CPC classification number: H01L29/7848 , H01L21/823807 , H01L21/823814 , H01L29/1608 , H01L29/165 , H01L29/66545 , H01L29/66621 , H01L29/66651 , H01L29/78
Abstract: 本发明提供一种半导体器件,该半导体器件包括基板和在该基板上且彼此间隔开的第一应力生成外延区域和第二应力生成外延区域。沟道区域在该基板上且位于第一应力生成外延区域和第二应力生成外延区域之间。栅极电极位于沟道区域上。沟道区域是外延层,且第一应力生成外延区域和第二应力生成外延区域向沟道区域施加应力。
-
-
-
-
-