一种低速IO设备控制器的设计方法和结构

    公开(公告)号:CN110825667A

    公开(公告)日:2020-02-21

    申请号:CN201911100654.0

    申请日:2019-11-12

    Abstract: 本发明公开了一种低速IO设备控制器的设计方法和结构,将多个引脚数目接近,接口时序逻辑类似的低速IO设备控制器整合为控制器模块,所述控制器模块只控制一组引脚信息,且同一时刻只有一组控制逻辑对所述引脚的操作有效果,所述控制模块的多个低速IO设备控制器分时复用所述引脚。本发明在逻辑层次实现了芯片引脚的复用,通过设置代码层次的逻辑控制,使得在不同工作模式下,内部使用不同的逻辑来控制对外的引脚,当需要其它功能的时候,通过寄存器配置和可编程逻辑模块的查找表,控制对外输出引脚的时序行为,能在满足多种低速IO设备控制器数量要求下,有效的降低了SoC的引脚数目,最大限度的降低逻辑资源,并提高了使用的灵活性。

    冗余金属填充方法、装置、设备及计算机可读存储介质

    公开(公告)号:CN110717309A

    公开(公告)日:2020-01-21

    申请号:CN201910959194.0

    申请日:2019-10-10

    Abstract: 本发明提供了一种冗余金属填充方法、装置、设备及计算机可读存储介质,其中该方法包括:获取待填充集成电路版图;其中,所述集成电路版图时序收敛;从所述集成电路版图的设计电路中筛选出对填充金属敏感的信号路径;获取所述信号路径的物理信息;根据物理设计要求和所述物理信息,得到所述集成电路版图中禁止填充冗余金属的定制层区域;对所述集成电路版图中除所述定制层区域以外的区域进行冗余金属填充。本发明能削弱对冗余金属填充敏感的信号路径与冗余金属填充之间的耦合噪声。

    一种图形渲染处理方法及片上系统

    公开(公告)号:CN120014132A

    公开(公告)日:2025-05-16

    申请号:CN202510040650.7

    申请日:2025-01-10

    Abstract: 本申请涉及计算机技术领域,公开了一种图形渲染处理方法及片上系统,其中,所述方法包括:中央处理器通过片上网络将图形渲染请求写入共享内存中,并通过片上网络将图形渲染请求的描述信息发送至图形处理器;图形处理器基于接收到的描述信息,直接从共享内存中读取图形渲染请求,并将针对图形渲染请求处理得到的渲染结果写入共享内存中;显示控制器直接从共享内存中读取渲染结果,并通过外接显示设备展示渲染结果。本申请一个或多个实施方式提供的技术方案,可以提高图形渲染请求的处理效率。

    芯片模块接口时钟结构的构建方法、装置、设备及介质

    公开(公告)号:CN111046624B

    公开(公告)日:2024-04-30

    申请号:CN201911302565.4

    申请日:2019-12-17

    Abstract: 本发明提供了一种芯片模块接口时钟结构的构建方法、装置、设备及介质,其中该构建方法包括:对芯片中目标模块的所有接口进行分类,并根据分类结果构建所述目标模块接口的树状结构;提取所述所有接口的接口寄存器;根据所述树状结构和提取到的接口寄存器,构建所述目标模块的接口寄存器时钟子树;其中,所述接口寄存器时钟子树包含多级节点。本发明能使得在对芯片进行静态时序分析发现模块之间有时序违反时,通过调节接口寄存器时钟子树各级节点的时钟延时,即可快速高效的修复因时钟偏差引起的时序违反,提高模块接口的时序修复效率。

    一种错误上报方法及计算机系统

    公开(公告)号:CN117009128B

    公开(公告)日:2023-12-22

    申请号:CN202311181974.X

    申请日:2023-09-14

    Abstract: 本申请提出一种错误上报方法及计算机系统,所述方法应用于计算机系统,所述计算机系统包括微处理器和现场可编程门阵列单元,所述微处理器包括功能模块和错误上报器,所述功能模块与所述错误上报器相连,所述错误上报器与所述现场可编程门阵列单元相连,所述方法包括:所述现场可编程门阵列单元接收所述错误上报器发送的错误上报消息,所述错误上报消息为所述错误上报器在接收到所述功能模块发送的错误信号的情况下生成的;所述现场可编程门阵列单元在检测到所述错误上报消息在设定时长内没有被处理的情况下,控制所述功能模块复位。该方法能够在功能模块的错误不能上报或者处理器核无法修复功能模块错误的情况下,使功能模块错误及时得到修复。

Patent Agency Ranking