应用于半桥型氮化镓栅极驱动器的自适应死区控制电路

    公开(公告)号:CN114938223B

    公开(公告)日:2023-10-03

    申请号:CN202210730665.2

    申请日:2022-06-24

    IPC分类号: H03K17/687

    摘要: 本发明提供了一种应用于半桥型氮化镓栅极驱动器的自适应死区控制电路,包括高侧死区控制电路和低侧死区控制电路;高侧死区控制电路通过检测母线电压和高侧地之间电压降的变化情况产生开启信号,与高侧输入信号进行逻辑处理后出输给高侧驱动模块;低侧死区控制电路通过检测开关节点和低侧地之间电压降的变化情况产生开启信号,与低侧输入信号进行逻辑处理后出输给低侧驱动模块。本发明根据栅极驱动器于不同负载条件下工作,半桥开关节点处电压上升下降的时间不同来调节高侧控制信号在开关节点电压到达母线电位后再升高,低侧控制信号在开关节点电压到达地低侧电位后再升高,进而调节高侧和低侧功率管的开启时间,在实现零电压开启的基础上尽量减小反向导通时间以达到减小反向导通损耗、提升驱动电路效率的目的。

    一种多模式DMA数据传输系统

    公开(公告)号:CN113468084B

    公开(公告)日:2023-08-29

    申请号:CN202110593264.2

    申请日:2021-05-28

    IPC分类号: G06F13/34

    摘要: 一种多模式DMA数据传输系统,外设通过向微处理器发送中断请求DMA传输,或直接发送中断给DMA控制器请求传输,依据这两种方式,将DMA控制器的通道分为硬件握手启动通道和软件请求启动通道两类,通过预先配置和灵活替换的方式,提高通道分配的效率;通过配置DMA通道FIFO阈值寄存器,根据应用的需求,预先配置工作通道的FIFO阈值,获取通道FIFO的阈值满中断,灵活的控制数据传输节奏;为了提高系统的工作效率,提供一种通道仲裁方式,利用一组当前状态暂存寄存器和load_again标记设置等候栈,使得无需等待当前通道完成传输即可进行高优先级通道的传输。

    一种新型并串转换电路
    46.
    发明授权

    公开(公告)号:CN112671414B

    公开(公告)日:2023-08-29

    申请号:CN202011543241.2

    申请日:2020-12-22

    IPC分类号: H03M9/00

    摘要: 本发明涉及一种新型并串转换电路,属于高速串行接口技术领域,包括数据预处理电路、数据合成电路和驱动器电路,数据预处理电路发送经过预处理的N位数据Qn 、Qn 、...、Qn 、Qn 给数据合成电路,并利用第N位经过预处理的数据的反向数据QnN 与输入的N位并行数据Sn 、Sn 、...、Sn 、Sn 做异或逻辑以及同或逻辑运算。本发明通过数据预处理电路以及驱动器电路代替了传统的并串转换方式,解决了在并串转换中面临的沟道电荷注入、时钟馈通及多相位时钟的问题。

    一种带冷备份功能的轨到轨总线保持电路

    公开(公告)号:CN111049513B

    公开(公告)日:2023-08-08

    申请号:CN201911206725.5

    申请日:2019-11-29

    摘要: 本发明涉及一种带冷备份功能的轨到轨总线保持电路,包括数据传输反相器电路,信号保持作用的弱反相器电路,防止信号线到电源漏电的漏电控制电路,栅电压控制电路,电源电压监控信号产生电路。本发明用途是一、电路结构具有总线保持功能;二、总线保持电平可达到电源电平;三、端口具有冷备份功能,即电路电源电压为零时,端口对电源或地为高阻状态;四、处于冷备份状态时,如果端口所接总线信号为高低变化信号,不存在端口对电源或地的漏电通路,保证端口与总线的隔离。

    抗单粒子瞬态和抗单粒子翻转的抗辐射加固触发器电路

    公开(公告)号:CN116545418A

    公开(公告)日:2023-08-04

    申请号:CN202310369146.2

    申请日:2023-04-07

    IPC分类号: H03K3/3562 H03K3/011

    摘要: 本发明公开了一种抗单粒子瞬态和抗单粒子翻转的抗辐射加固触发器电路,包括:反相器电路、时钟控制反相器电路、锁存单元、延迟电路和驱动反相器电路;第一反相器电路的输出端接第一时钟控制反相器电路的输入端和延迟电路的输入端;延迟电路的输出端接第二时钟控制反相器电路的输入端;第一时钟控制反相器电路的输出端接第一锁存单元和第三时钟控制反相器电路;第二时钟控制反相器电路的输出端接第一锁存单元和第四时钟控制反相器电路;第四时钟控制反相器电路的输出端接第二锁存单元;第三时钟控制反相器电路的输出端接第二锁存单元和驱动反相器电路。本发明可同时实现抗单粒子翻转加固和抗单粒子瞬态加固。