一种抗单粒子翻转的掉电数据保持触发器电路

    公开(公告)号:CN114785323B

    公开(公告)日:2023-12-19

    申请号:CN202210345659.5

    申请日:2022-03-31

    Abstract: 本发明公开了一种抗单粒子翻转的掉电数据保持触发器电路,包括:主锁存器电路,用于根据接收到的输入数据信号D和互补时钟信号,输出两路数据信号D_SAVE_1/2;具备掉电贮存功能的从锁存器电路,用于根据接收到的两路数据信号D_SAVE_1/2、互补时钟信号和互补贮存信号,输出两路输出数据信号OUTPUT1/2;输出驱动级缓冲器,用于根据接收到的OUTPUT1或OUTPUT2,生成总输出信号Q;第一反相器,用于输出反相时钟信号CKN;第二反相器,用于输出反相贮存使能信号SAVEN。本发明降低了因单粒子翻转效应造成的电路正常工作和掉电保持状态下存储的数据和状态发生错误的概率,实现掉电数据保持触发器电路在低功耗宇航集成电路中的应用。

    一种可动态配置的交叉开关互连结构电路

    公开(公告)号:CN117234994A

    公开(公告)日:2023-12-15

    申请号:CN202311246181.1

    申请日:2023-09-25

    Abstract: 一种可动态配置的交叉开关互连结构电路,能够自动切换传递路径;能够动态切换传递路径,能够单时钟周期内改变传递路径,而不是传统交叉开关互连的静态的保持不变;能够对输入数据进行聚合和复用,聚合是指能够将不同输入端口的数据汇聚到一个输出端口,指定先后顺序输出,复用是指一个输入端口的数据能够分散到多个输出端口;能够对输入的数据进行整理,按照一定的规则对输入数据进行挑选。本发明适用于多核处理器芯片的交叉开关互连,能够使得交叉开关互连结构更加灵活、高效地实现数据传递。

    一种测量单粒子瞬态脉冲宽度的电路结构

    公开(公告)号:CN111487472A

    公开(公告)日:2020-08-04

    申请号:CN202010247272.7

    申请日:2020-03-31

    Abstract: 本发明公开了一种测量单粒子瞬态脉冲宽度的电路结构,包括控制电路、衰减单元、延迟单元、驱动Buffer、计数电路。所述的控制电路用于单粒子瞬态脉冲到来后控制此脉冲传输到由此电路和衰减单元、延迟单元、驱动buffer构成的循环结构中。所述的衰减单元用于减小脉冲宽度,延迟单元用于使循环结构的延时宽度大于脉冲宽度。计数电路利用寄存器和加法器实现对脉冲在循环结构中循环的次数的计数,寄存器的时钟信号由脉冲提供不需额外提供,单粒子瞬态脉冲宽度的测量结果是每次循环衰减的量乘以循环的次数。本发明实现的电路结构,可测范围大,测量精度高。

    一种抗单粒子瞬态冗余滤波器电路

    公开(公告)号:CN103888099B

    公开(公告)日:2016-07-06

    申请号:CN201310577100.6

    申请日:2013-11-18

    Abstract: 本发明涉及一种抗单粒子瞬态冗余滤波器电路,由延迟单元、双输入反相器和冗余单元组成,其中延迟单元采用反相器链或电阻电容等结构,实现对输入信号的延迟;双输入反相器单元可根据输入两路信号的异同性做出相应输出;冗余单元有两种不同的实现方式,第一种为反相器结构,其输入为延迟单元输出;第二种为与主路相同的电路结构,其输入为输入信号以及延迟单元的输出,提供不受主路干扰的冗余信号;本发明冗余滤波器电路可以彻底消除发生于输入信号上的脉冲宽度小于缓冲器内部设定的延迟时间的单粒子瞬态脉冲以及发生于冗余滤波器内部的单粒子脉冲瞬态脉冲,有效的保护例如时钟、复位、数据等关键信号,具有良好的单粒子瞬态免疫功能,以较小的电路开销实现抑制单粒子瞬态脉冲产生和传播。

    一种抗单粒子加固电路单元布局布线方法

    公开(公告)号:CN105574270A

    公开(公告)日:2016-05-11

    申请号:CN201510945564.7

    申请日:2015-12-16

    CPC classification number: G06F17/5072

    Abstract: 本发明公开了一种抗单粒子加固电路单元布局布线方法,首先按照单粒子敏感节点的分离要求,对抗单粒子加固电路进行原理图模块拆分,对各个底层原理图模块进行版图设计,然后在保证敏感节点之间分离距离满足抗单粒子加固要求的前提下进行布局,单元布局完成之后基于敏感节点分离的布局版图和通过检查的各模块的连线关系进行版图布线,经版图设计规则验证、版图与原理图一致性验证后,完成抗单粒子加固电路单元的布局布线。本发明解决了抗单粒子加固电路在版图实现过程中的困难,提高了抗单粒子加固单元电路版图设计的可靠性和效率。

    一种延时可调的低功耗的上电复位电路

    公开(公告)号:CN120049871A

    公开(公告)日:2025-05-27

    申请号:CN202510072553.6

    申请日:2025-01-17

    Abstract: 本发明属于电子电路领域,具体涉及了一种延时可调的低功耗的上电复位电路,旨在解决现有的上电复位电路的面积开销较大,且RC延时结构实现毫秒级以上的延时较为困难的问题。本发明包括:阈值产生电路的输入端接电源电压,阈值产生电路的输出端连接施密特触发器的输入端;施密特触发器的输出端连接延时电路的第一输入端,延时电路的第二输入端连接外部时钟信号,延时电路的输出端向外部输出上电复位信号;阈值产生电路用于跟踪监测电源电压的变化,并在电源电压超过设定阈值后产生上电信号;施密特触发器电路用于对上电信号实现翻转阈值的调控并输出调控后的上电信号;延时电路用于实现对上电信号的延迟。本发明实现了对上电信号的延时调节。

Patent Agency Ranking