一种硬实时性飞行器测试系统

    公开(公告)号:CN112417678A

    公开(公告)日:2021-02-26

    申请号:CN202011304954.3

    申请日:2020-11-18

    Abstract: 本发明公开了一种硬实时性飞行器测试系统,实现了对飞行器全任务阶段高实时性、高覆盖性的测试。本发明包括主控机和模拟器,主控机完成人机交互,并将测试任务注入到模拟器中,模拟器对测试任务解析执行,并将执行结果送回到主控机中。针对测试过程的实时性问题,设计了基于全局队列的任务分配算法和最早截止时间优先的任务调度算法来解决VxWorks系统中任务分配与调度问题,保证测试流程实时执行。本发明按照前后端分离的设计思路将测试指令执行与测试结果显示的过程分离,在实现人机交互的同时保证测试过程实时性,解决了传统测试设备不能满足部分接口时间特性的问题,从而实现对飞行器全任务阶段的测试,满足测试过程中的实时性要求。

    一种基于交互缓存技术的数据采集和主动同步组帧系统

    公开(公告)号:CN109445753B

    公开(公告)日:2021-02-09

    申请号:CN201811209284.X

    申请日:2018-10-17

    Abstract: 一种基于交互缓存技术的数据采集和主动同步组帧系统,涉及数据通讯领域;包括n个传感器、采集器和数据采集综合器;n为大于0的正整数;其中,采集器包括供电模块、第一数据缓冲区和第二数据缓冲区;本发明采用了乒乓交互式缓存技术,解决异源时钟采集数据与发送数据速率不一致而导致的数据缓存区指针偏置,避免出现数据覆盖或重复发送,实现了数据流无缝缓冲和实时存取的流水线式处理;通过数据同步信号主动消除异源时钟的时间误差积累,在每个缓存周期内对当前发送数据区和存储区的地址指针同步,避免了异步数据传输带来的缓存区指针偏置;避免出现数据覆盖或重复发送,实现了数据流无缝缓冲和实时存取的流水线式处理。

    一种基于星型拓扑架构的高码率数据采集传输系统

    公开(公告)号:CN104269041B

    公开(公告)日:2017-05-31

    申请号:CN201410438778.0

    申请日:2014-08-29

    Abstract: 本发明一种基于星型拓扑架构的高码率数据采集传输系统,包括传感器、采编单元、中央处理器;传感器感受被测对象的物理参量,并将其转换成电信号输出至采编单元;采编单元采用一体化设计,完成传感器供电、信号采集和编码,对接收的电信号进行调理,将电信号经输入滤波、放大、采样、A/D转换后送至中央处理器;中央处理器通过控制总线对采编单元进行时序控制,使采编单元按照预定逻辑输出数据,同时将接收的多个采编单元集中处理,按规定格式对数据组帧,将并行信号转换为串行信号输出给调制和发射设备。本发明采用集中控制和同步采集方法,易于维护,实现故障自动隔离,可有效解决多个采编单元同步工作及高码率数据传输的问题。

    一种多模态遥测可靠切换方法

    公开(公告)号:CN104199324B

    公开(公告)日:2017-02-15

    申请号:CN201410413118.7

    申请日:2014-08-20

    Abstract: 本发明涉及一种多模态遥测可靠切换方法,该方法按照遥测需求对飞行器的遥测模态进行定义,并通过遥控指令和程控指令组合的方式对遥测模态切换进行触发,对飞行器遥测模态实时监控,如果遥测模态切换与遥控指令或程控指令的设定结果不一致,则重新发送遥测指令或程控指令,进行再次触发,确保遥测模态实现准确切换,本发明方法可以实现大规模、多特性数据的采集、存储和传输,并根据飞行器的任务阶段、任务模式,实时调整遥测模态。

    一种基于星型拓扑架构的高码率数据采集传输系统

    公开(公告)号:CN104269041A

    公开(公告)日:2015-01-07

    申请号:CN201410438778.0

    申请日:2014-08-29

    Abstract: 本发明一种基于星型拓扑架构的高码率数据采集传输系统,包括传感器、采编单元、中央处理器;传感器感受被测对象的物理参量,并将其转换成电信号输出至采编单元;采编单元采用一体化设计,完成传感器供电、信号采集和编码,对接收的电信号进行调理,将电信号经输入滤波、放大、采样、A/D转换后送至中央处理器;中央处理器通过控制总线对采编单元进行时序控制,使采编单元按照预定逻辑输出数据,同时将接收的多个采编单元集中处理,按规定格式对数据组帧,将并行信号转换为串行信号输出给调制和发射设备。本发明采用集中控制和同步采集方法,易于维护,实现故障自动隔离,可有效解决多个采编单元同步工作及高码率数据传输的问题。

    一种箭载计算机处理器与外总线接口余度管理分离的系统

    公开(公告)号:CN104268107A

    公开(公告)日:2015-01-07

    申请号:CN201410453623.4

    申请日:2014-09-05

    CPC classification number: G06F13/4009

    Abstract: 本发明公开了一种箭载计算机处理器与外总线接口余度管理分离的系统,涉及处理器、内总线接口模块、管理模块和外总线接口。其中,处理器用于完成数据处理;内总线接口模块构建处理器、外总线接口至与管理模块之间的数据通道,实现处理器、外总线接口两者与管理模块的数据交换;管理模块作为余度管理的核心,依据装订的余度管理策略,实现不同内总线接口模块间的数据分发,并实现个别内总线接口模块故障后的功能重构;外总线接口指常规的通信接口。本发明的体系架构设计方法,可实现箭载计算机的处理器与外总线接口的余度管理分离,解除处理器与外总线接口的紧耦合,提高了系统的可靠性,并具有较强的扩展能力。

Patent Agency Ranking