存储器件、存储器件的操作方法和包含该存储器件的存储系统

    公开(公告)号:CN114464226A

    公开(公告)日:2022-05-10

    申请号:CN202111259448.1

    申请日:2021-10-27

    Abstract: 提供了一种改进了时钟信号的可靠性的存储器件。该存储器件包括数据模块,该数据模块包括:时钟信号发生器,被配置为从缓冲器接收内部时钟信号,并基于内部时钟信号生成具有不同相位的第一内部时钟信号、第二内部时钟信号、第三内部时钟信号和第四内部时钟信号;以及第一数据信号发生器,被配置为基于第一数据和第一内部时钟信号生成第一数据信号,基于第二数据和第二内部时钟信号生成第二数据信号,基于第三数据和第三内部时钟信号生成第三数据信号,以及基于第四数据和第四内部时钟信号生成第四数据信号。

    存储器件、存储器件的操作方法和存储系统

    公开(公告)号:CN114141285A

    公开(公告)日:2022-03-04

    申请号:CN202111017758.2

    申请日:2021-08-31

    Abstract: 可以提供一种操作存储器件的方法,该方法包括:通过时钟接收引脚接收外部控制器发送的具有M个电平的多电平信号,其中,M是大于2的自然数;以及对多电平信号进行解码以恢复数据总线倒置(DBI)数据、数据屏蔽(DM)数据、循环冗余校验(CRC)数据或纠错码(ECC)数据中的至少一个。多电平信号是外部控制器发送的时钟信号,并且是基于中间参考信号摆动的信号,该中间参考信号是M个电平中的最小电平和最大电平之间的中间值。

    具有扩展坞的便携式计算机

    公开(公告)号:CN1790227A

    公开(公告)日:2006-06-21

    申请号:CN200510131712.8

    申请日:2005-12-13

    Inventor: 朴宰佑

    CPC classification number: G06F1/1632 G06F1/203

    Abstract: 具有主机和连接主机的显示单元的便携式计算机系统包括:可从计算机主机上拆装的扩展坞;装在主机上以冷却安装在主机上的发热元件的排热构件;至少一个第一传热体,装在计算机主机上,与排热构件连接,以与扩展坞连接;和至少一个第二传热体,装在扩展坞上,以与第一传热体连接,并排放计算机主机的热量。这样,便携式计算机系统能够通过扩展坞排放主机产生的热量。

    用于生成时钟的设备和方法
    38.
    发明公开

    公开(公告)号:CN120017051A

    公开(公告)日:2025-05-16

    申请号:CN202411634482.6

    申请日:2024-11-15

    Abstract: 提供了一种用于生成时钟的设备和方法。所述设备包括:锁相环电路,通过振荡器生成具有指定频率的第一时钟信号;监测电路,监测响应于第一时钟信号而接收的第一信号的第一误码率(BER);以及控制逻辑电路,基于监测结果来控制锁相环电路。控制逻辑电路在第一误码率等于或大于预设阈值时,将包括在锁相环电路中的第一升压电流源与振荡器连接,并且在第一误码率小于阈值时,将先前与振荡器连接的第二升压电流源与振荡器断开。

    存储器装置及其操作方法
    39.
    发明公开

    公开(公告)号:CN119513470A

    公开(公告)日:2025-02-25

    申请号:CN202411106223.6

    申请日:2024-08-13

    Abstract: 公开了存储器装置及其操作方法。所述存储器装置包括:存储器单元阵列;运算器,包括逻辑电路,逻辑电路被配置为执行包括多个阶段的运算;以及多个缓冲器,被配置为:存储分别与针对所述多个阶段中的每个从主机接收的多个操作命令对应的第一数据和第二数据,其中,运算器包括蝶形单元,蝶形单元被配置为基于第一数据和第二数据中的至少一个执行蝶形运算。

    将输入信号转换为数字值的电子装置及其操作方法

    公开(公告)号:CN116737052A

    公开(公告)日:2023-09-12

    申请号:CN202310056718.1

    申请日:2023-01-17

    Abstract: 提供了将输入信号转换为数字值的电子装置及其操作方法。所述电子装置可以包括:模数转换器电路,响应于时钟信号将输入信号的电平转换为数字输入值;振荡器,生成所述时钟信号;第一均衡电路,通过使所述数字输入值均衡来生成数字输出信号;第一检相器电路,检测所述数字输出信号的相位并且生成数字相位值;环路滤波器,基于所述数字相位值生成第一数字输出值;第二均衡电路,通过使所述数字输入值均衡来生成数字中间值;以及第二检相器电路,检测所述数字中间值的相位并且生成第二数字输出值。所述振荡器可以基于所述第一数字输出值和所述第二数字输出值调整所述时钟信号的频率。

Patent Agency Ranking