-
公开(公告)号:CN120017051A
公开(公告)日:2025-05-16
申请号:CN202411634482.6
申请日:2024-11-15
Applicant: 三星电子株式会社
Abstract: 提供了一种用于生成时钟的设备和方法。所述设备包括:锁相环电路,通过振荡器生成具有指定频率的第一时钟信号;监测电路,监测响应于第一时钟信号而接收的第一信号的第一误码率(BER);以及控制逻辑电路,基于监测结果来控制锁相环电路。控制逻辑电路在第一误码率等于或大于预设阈值时,将包括在锁相环电路中的第一升压电流源与振荡器连接,并且在第一误码率小于阈值时,将先前与振荡器连接的第二升压电流源与振荡器断开。
-
公开(公告)号:CN118174712A
公开(公告)日:2024-06-11
申请号:CN202311655808.9
申请日:2023-12-04
Applicant: 三星电子株式会社
IPC: H03K19/00 , G11C5/14 , H03K19/003
Abstract: 提供了电源门控电路及包括电源门控电路的半导体芯片。所述电源门控电路包括:电源门控晶体管;栅极偏压生成电路,被配置为向所述电源门控晶体管的栅极提供栅极偏压控制信号;以及本体偏压生成电路,被配置为向所述电源门控晶体管的本体提供本体偏压控制信号,其中,当所述电源门控晶体管导通时,所述栅极偏压生成电路提供具有正电压电平的所述栅极偏压控制信号,并且所述本体偏压生成电路提供具有正电压电平的所述本体偏压控制信号,以及当所述电源门控晶体管关断时,所述栅极偏压生成电路提供具有接地电压电平或负电压电平的所述栅极偏压控制信号,并且所述本体偏压生成电路提供具有所述接地电压电平或所述负电压电平的所述本体偏压控制信号。
-
公开(公告)号:CN115881182A
公开(公告)日:2023-03-31
申请号:CN202211184051.5
申请日:2022-09-27
Applicant: 三星电子株式会社
IPC: G11C7/22 , G11C11/4076
Abstract: 一种相位校正电路包括接收输入时钟信号并将输入时钟信号延迟第一延迟时间那么长以将输出时钟信号输出到第0节点的延迟电路、第一微调电路和第二微调电路。第一微调电路包括与第0节点连接的第一端子、接收第一控制信号的第二端子、以及第三端子,并且第二微调电路包括与第三端子连接的第四端子、接收第二控制信号的第五端子以及与负载电容器连接的第六端子。响应于第一控制信号,输出时钟信号可以被进一步延迟第二延迟时间那么长,第二延迟时间比第一延迟时间短。响应于第二控制信号,输出时钟信号可以被提前第三延迟时间那么长,第三延迟时间比第一延迟时间短。
-
公开(公告)号:CN117675458A
公开(公告)日:2024-03-08
申请号:CN202310714285.4
申请日:2023-06-15
Applicant: 三星电子株式会社
Abstract: 提供数据接收装置。所述数据接收装置可包括虚设级块。虚设级块可包括m个虚设级,其中,m是大于或等于2的自然数。所述m个虚设级中的每个可被配置为使用虚设系数信息从虚设输入信号去除符号间干扰(ISI),以生成没有ISI的虚设输出信号。所述m个虚设级中的每个还可被配置为输出虚设输出信号。正常级块可包括n个正常级,其中,n是大于或等于2的自然数。所述n个正常级中的每个可被配置为使用系数信息从输入信号去除ISI以生成没有ISI的输出信号,并且还可被配置为输出输出信号。
-
公开(公告)号:CN117595864A
公开(公告)日:2024-02-23
申请号:CN202310800772.2
申请日:2023-06-30
Applicant: 三星电子株式会社
Abstract: 公开了数字锁相环及其操作方法。所述数字锁相环(PLL)包括:(i)数控振荡器(DCO),被配置为:生成具有响应于频率控制信号可调节的频率的振荡信号,(ii)分频器,被配置为:响应于对所述振荡信号的频率进行分频而生成反馈信号,(iii)时间‑数字转换器(TDC),被配置为:检测参考信号与反馈信号之间的相位差,并且基于所述相位差生成误差信号,以及(iv)数字环路滤波器,被配置为:响应于所述误差信号和所述振荡信号而生成频率控制信号。
-
公开(公告)号:CN115705065A
公开(公告)日:2023-02-17
申请号:CN202210529631.7
申请日:2022-05-16
Applicant: 三星电子株式会社
IPC: G05F1/56
Abstract: 公开了一种低压差稳压器和包括低压差稳压器的存储器件,所述低压差稳压器包括:第一电阻器;第一晶体管,包括与所述第一电阻器的第一端连接的栅极端子、与电源电压端子连接的源极端子以及与第一节点连接的漏极端子;运算放大器,包括输出端子以及分别与参考电压和所述第一节点连接的输入端子;第二晶体管,包括与所述运算放大器的所述输出端子连接的栅极端子、与所述第一节点连接的源极端子以及与第二节点连接的漏极端子;第三晶体管,包括与所述第一电阻器的第二端连接的栅极端子、与所述电源电压端子连接的源极端子以及与第三节点连接的漏极端子;以及电流源,连接在所述第二节点与地电压端子之间。
-
-
-
-
-