静态随机存取存储器及其写入辅助电路和写入操作方法

    公开(公告)号:CN109308925A

    公开(公告)日:2019-02-05

    申请号:CN201810050448.2

    申请日:2018-01-18

    Abstract: 本发明描述了写入辅助电路和存储器装置的实施例。写入辅助电路可以包括控制电路和电压发生器。控制电路可以被配置为接收与用于存储器单元的存储器写入操作相关联的存储器地址信息。电压发生器可以被配置为向连接至存储器单元的一根或多根位线提供参考电压。电压发生器可以包括两个电容性元件,其中,在存储器写入操作期间,(i)电容性元件中的一个可以被配置为将参考电压连接至第一负电压,以及(ii)基于存储器地址信息,两个电容性元件可以被配置为将参考电压累积地连接至低于第一负电压的第二负电压。本发明的实施例还提供了用于存储器写入操作的方法。

    一种集成电路结构及应用该结构的芯片组

    公开(公告)号:CN101751976B

    公开(公告)日:2012-09-19

    申请号:CN200910203614.9

    申请日:2009-05-19

    CPC classification number: G11C11/413 G11C5/04 G11C5/147

    Abstract: 本发明涉及一种集成电路结构及应用该结构的芯片组。所述集成电路结构包括存储器。该存储器包括了第一内存宏和第二内存宏,第二内存宏和第一内存宏是相同的。第一电源模块被连接到第一内存宏且用于为第一内存宏提供一个稳定电压。第一电源模块具有一个第一输入和一个第一输出。第二电源模块被连接到第二内存宏且用于为第二内存宏提供一个稳定电压,该第二电源模块和第一电源模块是基本相同的。第二电源模块具有一个第二输入和一个第二输出。第一输入和第二输入是相连的。第一输出和第二输出是相连的。

    一种集成电路结构及应用该结构的芯片组

    公开(公告)号:CN101751976A

    公开(公告)日:2010-06-23

    申请号:CN200910203614.9

    申请日:2009-05-19

    CPC classification number: G11C11/413 G11C5/04 G11C5/147

    Abstract: 本发明涉及一种集成电路结构及应用该结构的芯片组。所述集成电路结构包括存储器。该存储器包括了第一内存宏和第二内存宏,第二内存宏和第一内存宏是相同的。第一电源模块被连接到第一内存宏且用于为第一内存宏提供一个稳定电压。第一电源模块具有一个第一输入和一个第一输出。第二电源模块被连接到第二内存宏且用于为第二内存宏提供一个稳定电压,该第二电源模块和第一电源模块是基本相同的。第二电源模块具有一个第二输入和一个第二输出。第一输入和第二输入是相连的。第一输出和第二输出是相连的。

Patent Agency Ranking