一种应用探地雷达回波信号采集的等效采样电路

    公开(公告)号:CN106772269B

    公开(公告)日:2023-07-21

    申请号:CN201710122963.2

    申请日:2017-03-03

    Abstract: 本发明公开了一种新型的用于处理雷达回波信号的顺序等效采样电路,整个采样电路包括数字信号控制电路、ps级脉冲产生电路、采样保持电路、ADC转换电路;所述的数字控制信号是利用可编程逻辑门阵列结合外部晶振产生一个延时可调的方波信号;所述的ps脉冲产生电路是将经过延时的方波信号转换成一个带有延时的ps级的脉冲信号;采样保持电路与ps脉冲相连接,将ps脉冲作为采样与保持信号;采样保持电路将高频的脉冲信号拉长并与ADC相连,最终送入模数转换芯片。这种顺序采样电路很适合利用低速ADC对高频信号进行A/D转换,有利于降低整个采样电路设计的成本。

    一种基于优化预处理技术的高效率集成电路测试生成方法

    公开(公告)号:CN116106726B

    公开(公告)日:2023-07-14

    申请号:CN202310382209.8

    申请日:2023-04-12

    Abstract: 本发明公开了一种基于优化预处理技术的高效率集成电路测试生成方法,包括,对待测电路生成布尔公式,收集故障传播的必要信息;读取电路信息,包括直接蕴含、间接蕴含、有条件的间接蕴含、拓展的间接蕴含信息,将提取到的信息转化为新子句加入原公式中;将更新后的公式投入SAT求解器进行求解,在SAT求解结果中提取目标测试向量完成测试生成。本发明方法能够修剪测试生成求解中的解空间,同时经过学习的子句能够帮助约束SAT求解流程中的单元传播,最终实现测试生成问题加速求解的目标,并且对难以识别的故障进行测试,提高测试质量。

    基于斯坦纳树算法的多实例化分块顶层布线方法

    公开(公告)号:CN116402010A

    公开(公告)日:2023-07-07

    申请号:CN202310523803.4

    申请日:2023-05-10

    Abstract: 本发明公开基于斯坦纳树算法的多实例化分块顶层布线方法,属于计算、推算或计数的技术领域。该方法对线网进行网格划分,将线网映射到网格图上;使用FLUTE构造并分解得到所有的多引脚线网的直角斯坦纳最小树,将所有多端点的连线分解为二端点的连线,通过模式布线得到初始布线结果;对每组多端点线网,基于初始布线结果,将所有关联到的多实例化分块分为重要和不重要两类,将不重要分块内部的线路拆去,使用A‑Star算法进行绕障两端点布线;分析所有重要分块的功能后进行内部布线;对所有多端点线网重复以上过程,最终得到最终的布线结果。本发明实现了在多实例化分块内部进行布线,优化超大规模集成电路设计流程,并且降低布线时间与路径冗余。

    一种低功耗扫描测试方法
    205.
    发明公开

    公开(公告)号:CN116381458A

    公开(公告)日:2023-07-04

    申请号:CN202310384905.2

    申请日:2023-04-10

    Abstract: 本发明公开了一种低功耗扫描测试方法,基于触发器测试权重的扫描链优化方法来实现低功耗测试,通过分析出触发器在电路测试中的权重来进行扫描链的重新排序,在扫描链开始处放置具有较高测试权重的触发器,而具有较低测试权重的触发器则放置在扫描链的末端,从而来降低测试功耗。本发明在测试模式中实现了翻转数的显著较低,从而显著的降低了翻转带来的功耗。

    一种复合电流源模型的单元延时计算方法

    公开(公告)号:CN115964973A

    公开(公告)日:2023-04-14

    申请号:CN202211720027.9

    申请日:2022-12-30

    Abstract: 本发明公开一种复合电流源模型的单元延时计算方法,属于计算、推算或计数的技术领域。该方法:读入时序路径的RC网表与标准单元库文件,获取时序单元库中相关单元管脚信息;设置分段电压阈值;将驱动器模型输入转换时间与输出负载带入,根据时序单元库信息在分段电压阈值处插值,拟合驱动器模型输出电压波形;计算输出电压波形延时及过渡时间,在过渡时间收敛时结束延时计算,在过渡时间未收敛时计算每段电压区间的有效电容后更新输出负载,迭代计算直到延时计算结果收敛。本发明能够快速且准确地计算单元延时,计算量小且运行时间短,优化了查表插值过程,使得单元延时计算简单高效。

    一种带直流失调消除的滤波器电路

    公开(公告)号:CN115529023B

    公开(公告)日:2023-04-07

    申请号:CN202211471940.X

    申请日:2022-11-23

    Abstract: 本发明公开了一种带直流失调消除的滤波器电路,包括第一、第二滤波器和第一、第二直流失调分量提取电路;所述第一、第二滤波器级联,且该两个滤波器均为二阶滤波器,该两个滤波器结构相同,均包括带直流失调消除的跨导放大器,跨导放大器,第一~四电容和第一~八电阻;所述直流失调分量提取电路用于提取滤波器输出信号中的直流失调分量,并将该直流失调分量放大后传输至滤波器中的带直流失调消除的跨导放大器,滤波器中的带直流失调消除的跨导放大器将失调电压转换成失调电流。本发明可应用于低功耗射频收发系统中,实现更低的电路功耗。

    一种基于扫描链分段控制的低功耗扫描测试电路

    公开(公告)号:CN115469214B

    公开(公告)日:2023-02-14

    申请号:CN202211342979.1

    申请日:2022-10-31

    Abstract: 本发明属于电路低功耗测试领域,公开了一种基于扫描链分段控制的低功耗扫描测试电路,包括若干个扫描链电路和若干个门控时钟模块,每个所述扫描链电路包括若干个扫描寄存器,每个扫描链电路中的下一级扫描寄存器的扫描输入端SI连接上一级寄存器的扫描输出端SO;每个扫描链均匀划分为若干段,同一段中的每个扫描寄存器时钟端均连接同一个门控时钟模块,通过该门控时钟模块来控制其连接的扫描寄存器的开启或关闭,实现降低电路整体信号翻转数量,从而降低测试功耗;同时,设计了一种控制链,用来给门控时钟模块的门控信号赋值,从而大大降低了需要增加的测试端口数量。

    一种基于改进有限差分法的二维电容提取方法

    公开(公告)号:CN114611455B

    公开(公告)日:2022-11-18

    申请号:CN202210265663.0

    申请日:2022-03-17

    Abstract: 本发明公开一种基于改进有限差分法的二维电容提取方法,以解决现有技术在求解精度和运行时间两个方面折中的问题,属于计算、推算或计数的技术领域。首先,输入求解区域和导体的几何信息,利用最短步长、倍增因子、导体周围均匀划分的宽度对求解区域进行非均匀网格划分;然后,将格点相对坐标哈希映射为待求电势向量,对未知电势进行基于差值法的拟合,将拉普拉斯方程转换为矩阵方程Ax=b后,求解得到每个格点处电势;最后,根据高斯定理对导体周围格点的电势进行积分获取电荷Q,输出主导体的单位长度总电容、主导体和相邻导体之间的单位长度耦和电容。通过对网格进行非均匀划分构建FDM的不对称系数矩阵,提高求解精度并减少运行时间。

    一种2.5D Chiplet绑定后测试电路

    公开(公告)号:CN115020266B

    公开(公告)日:2022-11-04

    申请号:CN202210931419.3

    申请日:2022-08-04

    Abstract: 本发明公开一种2.5D Chiplet绑定后测试电路,属于半导体器件在制造或处理过程中的测试或测量的技术领域。该绑定后测试电路包括中介层专用TAP控制器、中介层测试接口电路和芯粒测试输出控制电路。中介层专用TAP控制器新增芯粒测试配置寄存器及其对应指令。中介层测试接口电路利用芯粒测试配置寄存器输出控制信号选择中介层和芯粒之间测试信号通道的开启或关闭。芯粒测试输出控制电路利用芯粒测试配置寄存器输出控制信号控制中介层上芯粒的测试数据输出。本发明满足2.5D芯粒的绑定后测试要求,可以自定义地选择单个或多个芯粒进行绑定后测试,不需修改芯粒原始的测试结构,通过中介层上的一组通用JTAG端口即可实现。

Patent Agency Ranking