半导体器件
    11.
    发明授权

    公开(公告)号:CN101540321B

    公开(公告)日:2013-03-27

    申请号:CN200910138719.0

    申请日:2009-02-06

    Abstract: 主要半导体元件的表面结构和第一P阱24b位于N-漂移层23的主表面中。温度检测二极管22由位于第一P阱24b中的N阱25中的P+阳极区26以及位于P+阳极区26中的N+阴极区27构成,以使得温度检测二极管22通过结与主要半导体元件隔离。第一P阱24b具有足够高的浓度和足够的深度以使得由寄生晶闸管引起的闩锁击穿能够被阻止。N阱25和P+阳极区26短路以阻止由寄生晶闸管引起的闩锁击穿。温度检测二极管22′位于N-漂移层23′的第一主表面中的第一P阱24b′中的N阱25′中。主要半导体元件位于N-漂移层23′中。温度检测二极管22′通过结与主要半导体元件隔离。第一P阱24b′具有足够高的浓度和足够的深度以使得由寄生晶闸管引起的闩锁击穿能够被阻止。N阱25′的一侧被具有比第一P阱24b′浓度高的P+高浓度区28′围绕,以使得横向npn晶体管的激活能够被抑制。结果,可以提供一种装备有主要半导体元件和温度检测元件的半导体器件,其中:温度检测元件的温度特性能够与主要半导体元件的元件状态无关而保持不变;能够获得高闩锁容限;以及获得高温度检测精度。

    半导体装置
    12.
    发明公开

    公开(公告)号:CN102522427A

    公开(公告)日:2012-06-27

    申请号:CN201110414104.3

    申请日:2009-01-28

    Abstract: 一种半导体装置,在第1导电型基板的第1主面上形成:主电流流过的主活性区域以及第1主电极;和对流过上述主活性区域的上述主电流的变动进行检测的电流检测结构区域以及与上述第1主电极分离的第2主电极。在上述基板的第2主面上形成第3主电极,上述主活性区域具有第1沟槽栅极结构部,在上述第1沟槽栅极结构部之间,形成对元件的控制不起作用的第1虚拟沟槽结构部,上述电流检测结构区域具有第2沟槽栅极结构部,在上述第2沟槽栅极结构部之间,形成对元件的控制不起作用的第2虚拟沟槽结构部。上述主活性区域,在上述第1沟槽栅极结构部和上述第1虚拟沟槽结构部之间、以及在上述第1虚拟沟槽结构部彼此之间,形成与上述第1主电极电绝缘的第1个第2导电型的层,且上述第1沟槽栅极结构部相互连接。上述电流检测结构区域,在上述第2沟槽栅极结构部和上述第2虚拟沟槽结构部之间、以及在上述第2虚拟沟槽结构部彼此之间,形成与上述第2主电极电连接的第2个第2导电型的层,且上述第2沟槽栅极结构部和上述第1沟槽栅极结构部相互连接。

    半导体装置
    13.
    发明公开
    半导体装置 审中-实审

    公开(公告)号:CN118630045A

    公开(公告)日:2024-09-10

    申请号:CN202410095155.1

    申请日:2024-01-23

    Inventor: 吉川功

    Abstract: 本发明提供一种半导体装置,该半导体装置具备半导体基板,该半导体基板具有晶体管部和二极管部,晶体管部具有:主区,其与二极管部分离地设置;以及边界区,其与二极管部邻接地设置,边界区具有:第一边界部,其具有发射区;以及第二边界部,其具有阴极区和接触区,第一边界部具有第二导电型的注入抑制区,所述第二导电型的注入抑制区在沟槽延伸方向上与发射区交替地设置,并且抑制第二导电型载流子的注入。

    半导体装置
    14.
    发明公开
    半导体装置 审中-实审

    公开(公告)号:CN116705842A

    公开(公告)日:2023-09-05

    申请号:CN202310087755.9

    申请日:2023-01-28

    Inventor: 吉川功

    Abstract: 本发明优选在IGBT装置等半导体装置中提高特性。本发明提供半导体装置,其具备:半导体基板;栅极沟槽部;发射极;台面部;第一导电型的发射区,其设置在台面部的上表面,并与栅极沟槽部相接;第二导电型的接触区,其设置在台面部的上表面;第二导电型的基区,其在半导体基板设置在发射区和接触区的下方,并与栅极沟槽部相接,且掺杂浓度比接触区的掺杂浓度低;第一导电型的漂移区,其在半导体基板设置在基区的下方,并且掺杂浓度比发射区的掺杂浓度低;以及高电阻部,其在半导体基板的深度方向上设置在发射极与基区之间,并且电阻比发射区的电阻高,发射区和接触区在延伸方向上交替地配置。

    半导体装置以及制造方法
    15.
    发明公开

    公开(公告)号:CN113544857A

    公开(公告)日:2021-10-22

    申请号:CN202080016339.4

    申请日:2020-09-08

    Abstract: 本发明提供一种半导体装置,其具备:半导体基板,其包含体施主;有源部,其设置于半导体基板;边缘终端构造部,其在半导体基板的上表面,设置在有源部与半导体基板的端边之间,有源部具有包含氢且施主浓度比体施主的浓度高的第一高浓度区,边缘终端构造部具有第二高浓度区,所述第二高浓度区在半导体基板的深度方向上设置在比第一高浓度区更宽的范围,并且包含氢且施主浓度比体施主的浓度高。

    碳化硅半导体装置的制造方法

    公开(公告)号:CN106067415B

    公开(公告)日:2021-01-12

    申请号:CN201610127355.6

    申请日:2016-03-07

    Abstract: 本发明公开一种碳化硅半导体装置的制造方法。在利用激光将p型杂质注入到SiC基板的情况下,难以控制浓度。因此,在SiC基板的不需要控制浓度的区域中,通过激光形成p型的杂质区。由此,通过温度比离子注入工艺更低的工艺来制造高耐压的SiC半导体装置。提供一种碳化硅半导体装置的制造方法,具备以下步骤:在第一导电型的碳化硅基板的一侧的主面形成第一导电型的漂移层,该第一导电型的漂移层的浓度比碳化硅基板更低;在漂移层的正面侧,通过激光掺杂技术形成第二导电型的电场控制区;以与漂移层接触的方式形成肖特基电极;以及在碳化硅基板的另一侧的主面形成阴极电极。

    半导体装置
    18.
    发明公开

    公开(公告)号:CN104145342A

    公开(公告)日:2014-11-12

    申请号:CN201380008904.2

    申请日:2013-02-13

    Inventor: 吉川功

    Abstract: 在成为n-漂移区(1a)的半导体基板的一个主面侧,设置有沟道栅MOS结构。在n-漂移区(1a)的内部,设置有与构成沟道栅MOS结构的p基区(2a)的n-漂移区(1a)侧接触的n壳区(13)。n壳区(13)具有比n-漂移区(1a)高的杂质浓度。n壳区(13)中的n型的杂质的有效注入剂量为5.0×1012cm-2以下。n-漂移区(1a)具有施加以发射极为正极的反向的额定电压时,使得从另一个主面侧的p集电区(10a)扩展的耗尽层不能到达n壳区(13)和第一沟道(5)的底部中的离p集电区(10a)较近的一方的电阻率。

    半导体装置、半导体模块及制造方法

    公开(公告)号:CN119383990A

    公开(公告)日:2025-01-28

    申请号:CN202410660245.0

    申请日:2024-05-27

    Inventor: 吉川功

    Abstract: 本发明提供一种半导体装置,其提高半导体装置的饱和电流和导通电压等特性。半导体装置具有作为晶体管进行动作的部分,所述晶体管具有被施加栅极电压的栅极沟槽部、与所述栅极沟槽部相接的发射区、以及与所述栅极沟槽部相接的基区,在周围温度为25℃时所述晶体管从截止状态转变为导通状态的阈值电压比使晶体管导通的第一电压大。

    半导体装置以及制造方法
    20.
    发明授权

    公开(公告)号:CN113544857B

    公开(公告)日:2024-08-13

    申请号:CN202080016339.4

    申请日:2020-09-08

    Abstract: 本发明提供一种半导体装置,其具备:半导体基板,其包含体施主;有源部,其设置于半导体基板;边缘终端构造部,其在半导体基板的上表面,设置在有源部与半导体基板的端边之间,有源部具有包含氢且施主浓度比体施主的浓度高的第一高浓度区,边缘终端构造部具有第二高浓度区,所述第二高浓度区在半导体基板的深度方向上设置在比第一高浓度区更宽的范围,并且包含氢且施主浓度比体施主的浓度高。

Patent Agency Ranking