一种相变存储器阵列的故障测试方法及系统

    公开(公告)号:CN119559990A

    公开(公告)日:2025-03-04

    申请号:CN202411607055.9

    申请日:2024-11-12

    Abstract: 本发明公开了一种相变存储器阵列的故障测试方法及系统,涉及集成电路技术领域,包括对相变存储器阵列中多种故障模式进行分析,提取出每种故障模式的充要条件,所述充要条件为阵列中某一单元或多个单元的失效特征;根据所述充要条件推导出适用于相变存储器阵列故障测试的测试序列;构建基于所述测试序列的故障检测电路,并将其嵌入到相变存储器阵列中;使用所述故障检测电路对相变存储器阵列进行故障测试,判断阵列中各存储单元的健康状态,完成故障测试。本发明算法能够检测出传统检测电路无法识别的PCRAM特有故障,从而大幅提升了故障覆盖率。

    一种射频开关控制电路、射频开关及控制方法

    公开(公告)号:CN118764016B

    公开(公告)日:2024-12-17

    申请号:CN202411246949.X

    申请日:2024-09-06

    Abstract: 本发明公开了一种射频开关控制电路、射频开关及控制方法,属于半导体电路技术领域。电平转换模块接收TTL逻辑输入电平,将TTL逻辑输入电平转变为若干路目标输出电平;互补反向输出模块接收若干路目标输出电平,根据每一路的目标输出电平通过一级反相器和二级反相器输出互补的两路电平,通过所述两路电平共同控制射频开关的串并联互补开关的开闭;同或逻辑输出模块接收互补反向输出模块输出的所有互补的两路电平,对所有互补的两路电平进行与门和或门逻辑处理,输出控制射频开关的单个MOS开关的一路电平。本发明实现了用很少路的数字输入,产生更多路数字降压输出的目的,减小芯片引脚数目,实现芯片小型化设计,满足现阶段的市场要求。

    一种基于变压器的新型差分正交耦合器及芯片电路

    公开(公告)号:CN118783952B

    公开(公告)日:2024-11-12

    申请号:CN202411245028.1

    申请日:2024-09-06

    Abstract: 本发明公开了一种基于变压器的新型差分正交耦合器及芯片电路,包括两组变压器、两个输入耦合电容、两个输出耦合电容和隔离电阻;所述两组变压器镜像对称设置;一组所述变压器包括相耦合的直通电感和耦合电感;所述直通电感的输入端连接一个所述信号输入端,输出端连接一个所述直通输出端口;所述耦合电感的端口一通过输入耦合电容连接所述直通电感的输入端,所述耦合电感的端口二通过输出耦合电容连接所述直通电感的输出端;所述耦合电感的端口二作为ISO隔离端口,两个所述耦合电感的端口二通过隔离电阻连接。本发明的耦合器与传统耦合器相比,在保障宽带和低插损的同时,性能更优,尺寸更小,设计难度大大降低,具有更加广阔的应用前景。

    一种基于T型等效电路的集总功分器及其设计方法

    公开(公告)号:CN118783069A

    公开(公告)日:2024-10-15

    申请号:CN202411263402.0

    申请日:2024-09-10

    Abstract: 本发明设计了一种基于T型等效电路的集总功分器及其设计方法,集总功分器包括输入端口、两个输出端口以及两条支路;所述两条支路对称相同;所述两条支路的输入端与所述输入端口连接,所述两条支路的输出端与至少两个输出端口一一对应连接;一条所述支路至少包括第一阶电磁混合耦合的T型等效电路、第二阶T型等效电路和第三阶T型等效电路。通过上述设计保证功分器实现在各波段超宽带频段内的良好工作性能,电磁混合耦合的T型等效电路有效的拓展了带宽,采用电阻与电容进行隔离在工作频段内具有高隔离度、低插损、良好输入输出阻抗匹配性能,满足了现阶段市场需求。

    一种射频开关控制电路、射频开关及控制方法

    公开(公告)号:CN118764016A

    公开(公告)日:2024-10-11

    申请号:CN202411246949.X

    申请日:2024-09-06

    Abstract: 本发明公开了一种射频开关控制电路、射频开关及控制方法,属于半导体电路技术领域。电平转换模块接收TTL逻辑输入电平,将TTL逻辑输入电平转变为若干路目标输出电平;互补反向输出模块接收若干路目标输出电平,根据每一路的目标输出电平通过一级反相器和二级反相器输出互补的两路电平,通过所述两路电平共同控制射频开关的串并联互补开关的开闭;同或逻辑输出模块接收互补反向输出模块输出的所有互补的两路电平,对所有互补的两路电平进行与门和或门逻辑处理,输出控制射频开关的单个MOS开关的一路电平。本发明实现了用很少路的数字输入,产生更多路数字降压输出的目的,减小芯片引脚数目,实现芯片小型化设计,满足现阶段的市场要求。

    一种集成负载阻抗匹配的正交全通滤波器及芯片电路

    公开(公告)号:CN118740090A

    公开(公告)日:2024-10-01

    申请号:CN202411234828.3

    申请日:2024-09-04

    Abstract: 本发明提出了一种集成负载阻抗匹配的正交全通滤波器及芯片电路,正交全通滤波器包括差分正交网络结构;所述正交全通滤波器设置有正交差分信号的正输入端口Vin+、负输入端口Vin‑、正输出端口VI+、VQ+和负输出端口VI‑、VQ‑;所述电感器L3与正输出端口VI+端口之间添增有第五电感器L5;所述电容器C3与负输出端口VQ‑端口之间添增有第六电感器L6;所述电容器C4与正输出端口VQ+端口之间添增有第七电感器L7;所述电感器L4与负输出端口VI‑端口之间添增有第八电感器L8。本发明通过在四个输出端串联电感来抵消负载端的容性阻抗,从而达到纯电阻阻抗匹配的效果。

    一种电流-频率转换电路及其工作方法

    公开(公告)号:CN114665879B

    公开(公告)日:2024-06-07

    申请号:CN202210388863.5

    申请日:2022-04-14

    Abstract: 本发明公开了一种电流‑频率转换电路及其工作方法,该电流‑频率转换电路包括:积分器,主比较器,辅助比较器,环形振荡器,RS锁存器,D触发器,与门,非门,复位开关。该发明利用主比较器提前翻转,控制辅助的高频动态比较器在周期内的部分时间工作,不仅使得系统的功耗得到有效的降低,还可以提高电流‑频率转换的精度和线性度。

    一种跳变检测器及时钟频率调节系统的控制电路

    公开(公告)号:CN107565953B

    公开(公告)日:2024-04-09

    申请号:CN201710975393.1

    申请日:2017-10-18

    Abstract: 本发明公开了一种跳变检测器,包括第一PMOS管、第一NMOS管、一个CMOS传输门、一个反相器和一个异或门,可用于在线时序监测,用来监测输入数据是否晚到,即是否在时钟跳变沿之后到来。与传统跳变检测器相比,本发明结构精简,只有16个晶体管,大大减小了跳变检测器的面积。近阈值宽电压的跳变检测器配合触发器工作,其输入端和触发器的输入端相连,在检测窗口内能有效监测数据跳变情况,输出时序预警信号。另外,公开了一种时序预警控制系统,包括动态或门,频率控制状态机以及锁相环。

    基于机器学习和节点有效电容的线延时预测方法

    公开(公告)号:CN116861782B

    公开(公告)日:2024-04-02

    申请号:CN202310818532.5

    申请日:2023-07-05

    Abstract: 本发明公开基于机器学习和节点有效电容的线延时预测方法,属于计算、推算或计数的技术领域。该方法:读入SPEF寄生文件、网表文件、时序库文件;采用SPICE仿真测量sink端节点线延时,建立线延时标准样本集;处理SPEF寄生文件与网表文件,计算sink端节点线延时和转换时间、所有节点有效电容;处理得到机器学习模型训练所需特征,使用交叉验证法训练模型,计算接收端节点线延时平均值以及转换时间平均值作为模型性能的评估指标,比较接收端节点线延时计算值与SPICE仿真测量的线延时之间的误差,最终确定特征参数统一值。本发明能够快速且准确地预测单元延时,采用机器学习优化预测结果进一步提高预测速度和精度。

    一种延迟锁相环
    160.
    发明公开

    公开(公告)号:CN116979957A

    公开(公告)日:2023-10-31

    申请号:CN202310964023.3

    申请日:2023-08-02

    Abstract: 本发明公开了一种延迟锁相环,包括第一、第二锁定环路,第一锁定环路包括第一鉴相器,电荷泵电路以及第一压控延迟线;基于电荷泵电路以及第一压控延迟线,第二锁定环路包括第二压控延迟线和第二鉴相器;电荷泵电路包括通过斩波器模块和第一、第二电荷泵;第一压控延迟线和第一鉴相器均连接外部时钟,第一鉴相器检测外部和第一压控延迟线输出时钟的相位差,第一电荷泵响应该相位差控制第一控延迟线的延迟时间;第二压控延迟线连接外部,第二鉴相器与时钟第一压控延迟线输出端连接,第二鉴相器检测第二压控延迟线输出的时钟CLK_DL2和外部时钟的相位差,第二电荷泵响应该相位差控制第二控延迟线的延迟时间。本发明可以获得更高的锁定精度。

Patent Agency Ranking