一种用于动态比较器的自适应校准电路

    公开(公告)号:CN113489491B

    公开(公告)日:2024-06-04

    申请号:CN202110785744.9

    申请日:2021-07-12

    IPC分类号: H03M1/10

    摘要: 本发明公开了一种用于动态比较器的自适应校准电路,自适应校准电路包括速度自适应电路和失调校准电路,速度自适应电路用于对比较器因温度T和工艺P引起的转化速度变化的校准,而失调校准电路用于比较器因晶体管失配产生的失调电压的校准。本发明在比较器上挂载两个额外的电路后,能够有效降低失调电压,并增大比较速度的PT容忍度。

    一种采用多位SAR量化的高精度Sigma Delta ADC

    公开(公告)号:CN117792400A

    公开(公告)日:2024-03-29

    申请号:CN202311688068.9

    申请日:2023-12-07

    发明人: 肖鹏 舒斌 吴勇 王东

    IPC分类号: H03M3/00

    摘要: 本发明公开了一种采用多位SAR量化的高精度Sigma Delta ADC,包括:环路滤波器用于利用若干积分器将模拟输入信号进行离散积分处理;4Bit SAR量化器用于对经放大系数处理后的所有离散积分结果进行量化处理得到4Bit数字码;改进型的4Bit DAC用于利用IDWA电路对4Bit数字码进行一阶噪声整形并消除高阶谐波,再将处理后的4Bit数字码进行数模转换得到模拟输出信号;环路滤波器还用于对模拟输出信号和模拟输入信号进行求差处理,在环路滤波器中将求差结果作为新的模拟输入信号,利用若干积分器将新的模拟输入信号进行离散积分处理。本发明可以应用于高集成度高可靠性要求的雷达芯片中。

    一种时间数字转换电路
    4.
    发明授权

    公开(公告)号:CN114995092B

    公开(公告)日:2024-02-23

    申请号:CN202210681993.8

    申请日:2022-06-15

    IPC分类号: G04F10/00

    摘要: 本发明公开了一种时间数字转换电路,包括:计数器单元,用于对定时信号进行脉冲计数,并输出定时信号之间的残差信息和第一计数器值;第一时间测量单元,包括第一延迟锁相环电路、同步电路和异步电路,同步电路用于基于第一延迟锁相环电路输出的相位信号对残差信息进行信号重定时,并输出同步信号和第二计数器值;异步电路用于将残差信息经一延迟链直接输出,得到异步信号;第二时间测量单元,用于对同步信号和异步信号进行插值定时,并输出同步信号和异步信号之间的第三计数器值;译码器,用于基于第一计数器值、第二计数器值和第三计数器值得到定时信号之间的时间差。本发明中的电路,能够能够得到更高分辨率的测时数据。

    一种适用于CAN的振铃抑制电路
    5.
    发明公开

    公开(公告)号:CN117459343A

    公开(公告)日:2024-01-26

    申请号:CN202311346240.2

    申请日:2023-10-17

    IPC分类号: H04L12/40 H03K5/24 H03K17/687

    摘要: 本发明公开了一种适用于CAN的振铃抑制电路,包括减法器电路、振铃采样电路、振铃采样电路的复位电路以及动态比较器电路及其复位电路;所述减法器电路用于对总线信号做减法,得到纯净的振铃信号;所述振铃采样电路用于将得到的振铃信号进行峰值采样并保存;所述振铃采样电路的复位电路用于控制振铃采样电路的使能与复位功能;所述动态比较器电路及其复位电路用于将振铃采样电路得到的信号与参考电平作比较,进而输出信号控制MOS电阻导通,达到振铃抑制的目的。本发明采用动态比较器,不需要额外的外部控制信号,减少振铃抑制电路对总线的影响。通过振铃采样电路,用较简单的结构就可较好地保持振铃信号的峰值,同时降低了对器件工作频率的要求。

    一种高增益运算放大器及流水线模数转换器

    公开(公告)号:CN117081527A

    公开(公告)日:2023-11-17

    申请号:CN202311225408.4

    申请日:2023-09-21

    摘要: 本发明公开了一种高增益运算放大器及流水线模数转换器,其中高增益运算放大器包括:主运算放大模块,包括第一差分输入级、第二差分输入级、第一尾电流源、第二尾电流源、第一开关管、第二开关管、第一电流镜和第二电流镜,第一尾电流源和第二尾电流源的输出端分别与第一差分输入级和第二差分输入级相连接,第一尾电流源的输出端依次经第一开关管和第一电流镜后与第二尾电流源的输出端相连接,第二尾电流源的输出端依次经第二开关管和第二电流镜后与第一尾电流源的输出端相连接;第一辅助运算放大模块,与第一差分输入级的输出端相连接;第二辅助运算放大模块,与第二差分输入级的输出端相连接。本发明中的放大器,具有加高的增益和带宽。

    一种三角函数协处理器
    7.
    发明公开

    公开(公告)号:CN117075847A

    公开(公告)日:2023-11-17

    申请号:CN202310797925.2

    申请日:2023-06-29

    IPC分类号: G06F7/548 G06F7/544 G06F9/30

    摘要: 本发明公开了一种三角函数协处理器,包括:译码接口单元,其内具有自定义三角函数指令,用于在接收到主处理器传递的运算请求时,执行对应的三角函数指令,译码获取输入角度,还用于将协处理器的运算结果反馈至主处理器;角度压缩单元,用于将三角函数指令中的角度压缩映射至[0,π/4]区间内;角度编码单元,用于对映射后的角度进行二进制编码,再进行角度二极化重编码,得到旋转方向、旋转角度和模长校正因子;旋转迭代单元,用于进行旋转迭代,得到[0,π/4]区间范围内的运算结果;结果重映射单元,用于将[0,π/4]区间范围内的运算结果重映射至[0,2π]区间,并重映射后的运算结果发送至译码接口单元。本发明中的协处理器,运算效率高,资源消耗少。

    多层变角度沟槽刻蚀-侧壁离子注入超级结SBD及制备方法

    公开(公告)号:CN117038705A

    公开(公告)日:2023-11-10

    申请号:CN202311100779.X

    申请日:2023-08-29

    摘要: 本发明涉及一种多层变角度沟槽刻蚀‑侧壁离子注入超级结SBD及制备方法,超级结SBD包括:由下至上层叠的阴极层、碳化硅衬底层、碳化硅外延区和阳极层,碳化硅衬底层和碳化硅外延区均具有第一掺杂类型;碳化硅外延区包括若干碳化硅外延层;每层碳化硅外延层中设置有间隔排列的若干沟槽,相邻两层碳化硅外延层中的沟槽相连接;沟槽的侧壁与碳化硅外延层上表面之间形成预设角度,至少一层碳化硅外延层中的沟槽与其他碳化硅外延层中的沟槽具有不同的预设角度;沟槽的侧壁形成有掺杂区,掺杂区具有第二掺杂类型,相邻两层碳化硅外延层的掺杂区相连接;沟槽内填充有绝缘介质。该超级结SBD提升了器件整体的电荷平衡情况。

    一种采用沟道注入的碳化硅超结肖特基二极管及制造方法

    公开(公告)号:CN116741632A

    公开(公告)日:2023-09-12

    申请号:CN202310484229.6

    申请日:2023-04-27

    摘要: 本发明涉及一种采用沟道注入的碳化硅超结肖特基二极管及制造方法,方法包括:提供碳化硅外延片;在第一掺杂类型外延层上依次制备离子注入阻挡层和光刻胶;曝光并显影离子注入区域的光刻胶形成刻蚀窗口,以剩余光刻胶为掩膜刻蚀刻蚀窗口暴露出的离子注入阻挡层,形成离子注入窗口;去除剩余光刻胶;以剩余离子注入阻挡层为掩膜,在离子注入窗口暴露出的第一掺杂类型外延层沿着目标晶向沟道进行第二掺杂类型的离子注入,形成第二掺杂类型阱区和第一掺杂类型阱区;去除剩余离子注入阻挡层;再次制备第一掺杂类型外延层并重复上述步骤,得到第二掺杂类型深阱柱和第一掺杂类型深阱柱。本发明可以减少超结结构外延工艺次数,降低制造成本。