一种扩展计数型模数转换器的版图及芯片

    公开(公告)号:CN117318716A

    公开(公告)日:2023-12-29

    申请号:CN202311222341.9

    申请日:2023-09-20

    IPC分类号: H03M1/10 H03M1/12

    摘要: 本发明涉及一种扩展计数型模数转换器的版图及芯片,输入输出接口版图区环绕包围功能电路版图区,功能电路版图区中,电源管理电路版图区将混合信号版图区半包围,以使将电源信号经过电源管理电路版图区隔离后再进入数字信号电路版图区和混合信号电路版图区,电源更加稳定,电流的流向为同一方向,避免产生多余的环路电流,保证了扩展计数模数转换器在两种工作阶段及切换阶段信号均不受电源与地信号的影响。同时,混合信号电路版图区将数字信号电路版图区半包围,保证了模拟信号的精度不会收到数字信号的影响,提高了模数转换器的性能和可靠性。

    一种多位量化硬件复用扩展计数型模数转换器

    公开(公告)号:CN117060929A

    公开(公告)日:2023-11-14

    申请号:CN202310885570.2

    申请日:2023-07-18

    IPC分类号: H03M3/00

    摘要: 本发明提供了一种多位量化硬件复用扩展计数型模数转换器包括:采样模块、控制模块、运算模块、斩波运算放大器、多位量化器、计数器与数字逻辑处理、DAC模块;采样模块、控制模块和运算模块受多个时钟信号控制进行分时复用,使得多位量化硬件复用扩展计数型模数转换器循环交替处于Sigma‑Delta ADC工作模式和循环ADC工作模式。本发明综合了Sigma‑Delta ADC高精度与Nyquist‑Rate ADC速度相对较快的优点,并对Extended Counting ADC进行了改进,引入了多位量化技术、双采样技术以及斩波技术,使得ADC在保持高精度和一定速度的前提下整体功耗大幅度降低。

    一种基于电容堆叠的滤波器
    4.
    发明公开

    公开(公告)号:CN117833848A

    公开(公告)日:2024-04-05

    申请号:CN202410023372.X

    申请日:2024-01-05

    IPC分类号: H03H5/12 H03M1/08 H03M1/34

    摘要: 本发明涉及一种基于电容堆叠的滤波器,包括:输入驱动电路、积分电路和电容堆叠电路;所述输入驱动电路的输入端接入差分输入信号,所述输入驱动电路的差分输出端连接所述积分电路的差分输入端;所述积分电路的差分输出端连接所述电容堆叠电路的差分输入端;所述积分电路还接入共模电压VCM、时钟信号RSTN、时钟信号φ1和时钟信号φ2;所述电容堆叠电路还接入所述共模电压VCM、时钟信号φ3和时钟信号φ4。上述方案以输入驱动电路的方式采集剩余电压,避免了电容直接相连因电容分压造成的误差,并以电容连接共模电压的方式取代接地,减小了电压变化幅度,提高了充放电速度,用电容堆叠电路进行电荷累加,避免了电压相加产生引入的噪声,提高了滤波能力。

    一种多阶噪声整形的逐次逼近模数转换器及其控制方法

    公开(公告)号:CN117118437A

    公开(公告)日:2023-11-24

    申请号:CN202310966696.2

    申请日:2023-07-31

    IPC分类号: H03M1/08 H03M1/46

    摘要: 本发明公开了一种多阶噪声整形的逐次逼近模数转换器及其控制方法,其中的多阶噪声整形的逐次逼近模数转换器包括:采样电容阵列,用于对输入电压进行采样,并在逻辑控制器的控制下逐次逼近输入电压;多阶滤波器,与采样电容阵列的输出端相连接,用于采集采样电容阵列输出的余差信号,并对余差信号进行多阶滤波;多输入比较器,其第一正输入端与采样电容阵列的输出端相连接,其他多个正输入端与多阶滤波器的多个输出端对应连接,用以接收余差信号和多个余差滤波值并进行比较;逻辑控制器,与多输入比较器的输出端相连接,用以根据采样电容阵列的逐次逼近结果和多输入比较器的输出结果,得到输入电压的数字输出。本发明中的电路,精度较高功耗较小。

    一种视频数据传输方法、装置、电子设备及可读存储介质

    公开(公告)号:CN115297341A

    公开(公告)日:2022-11-04

    申请号:CN202210844942.2

    申请日:2022-07-18

    摘要: 本发明公开了一种视频数据传输方法、装置、电子设备及可读存储介质,其中,视频数据传输方法,包括如下步骤:获取第一待传输数据的数据类型;当第一待传输数据为视频像素数据或者视频控制数据时,将第一待传输数据转换为第一模式数据,并采用第一传输模式传输;当第一待传输数据为控制命令时,将第一待传输数据转换为第二模式数据,并采用第二传输模式传输;第一模式数据的位数大于第二模式数据的位数,第一传输模式使用的数据通道多于第二传输模式使用的数据通道。通过执行本发明中的方法,能够防止视频数据在后续传输过程中出现编码/校验的复杂性较高,数据传输的准确性较低的问题。

    一种峰值电压检测电路及峰值电压检测方法

    公开(公告)号:CN114487565A

    公开(公告)日:2022-05-13

    申请号:CN202111673954.5

    申请日:2021-12-31

    IPC分类号: G01R19/04 G01S7/487

    摘要: 本发明公开了一种峰值电压检测电路及峰值电压检测方法,其中的电路包括:NMOS管M1、NMOS管M2、NMOS管M6、PMOS管M3、PMOS管M4、PMOS管M7和PMOS管M8、尾电流源I1、下拉电流源I2和采样保持电容Ch,其中,所述NMOS管M1、NMOS管M2构成差分输入管,所述PMOS管M3的栅极与所述PMOS管M4的栅极相连接,所述PMOS管M7的栅极和所述PMOS管M8的栅极相连接;所述PMOS管M3的漏极与所述PMOS管M4的源极之间还连接有开关S5。本发明中的电路,能够实现线性放大的回波脉冲峰值电压采集并保持一定时间,用于灰度测量,从而可降低对ADC速度的要求;且能够减小电路失调导致的测量误差,实现精确测量。

    一种时间数字转换电路
    9.
    发明授权

    公开(公告)号:CN114995092B

    公开(公告)日:2024-02-23

    申请号:CN202210681993.8

    申请日:2022-06-15

    IPC分类号: G04F10/00

    摘要: 本发明公开了一种时间数字转换电路,包括:计数器单元,用于对定时信号进行脉冲计数,并输出定时信号之间的残差信息和第一计数器值;第一时间测量单元,包括第一延迟锁相环电路、同步电路和异步电路,同步电路用于基于第一延迟锁相环电路输出的相位信号对残差信息进行信号重定时,并输出同步信号和第二计数器值;异步电路用于将残差信息经一延迟链直接输出,得到异步信号;第二时间测量单元,用于对同步信号和异步信号进行插值定时,并输出同步信号和异步信号之间的第三计数器值;译码器,用于基于第一计数器值、第二计数器值和第三计数器值得到定时信号之间的时间差。本发明中的电路,能够能够得到更高分辨率的测时数据。

    一种高增益运算放大器及流水线模数转换器

    公开(公告)号:CN117081527A

    公开(公告)日:2023-11-17

    申请号:CN202311225408.4

    申请日:2023-09-21

    摘要: 本发明公开了一种高增益运算放大器及流水线模数转换器,其中高增益运算放大器包括:主运算放大模块,包括第一差分输入级、第二差分输入级、第一尾电流源、第二尾电流源、第一开关管、第二开关管、第一电流镜和第二电流镜,第一尾电流源和第二尾电流源的输出端分别与第一差分输入级和第二差分输入级相连接,第一尾电流源的输出端依次经第一开关管和第一电流镜后与第二尾电流源的输出端相连接,第二尾电流源的输出端依次经第二开关管和第二电流镜后与第一尾电流源的输出端相连接;第一辅助运算放大模块,与第一差分输入级的输出端相连接;第二辅助运算放大模块,与第二差分输入级的输出端相连接。本发明中的放大器,具有加高的增益和带宽。