-
公开(公告)号:CN113454609A
公开(公告)日:2021-09-28
申请号:CN202080014359.8
申请日:2020-02-12
Applicant: 英特尔公司
Inventor: V·维穆拉帕利 , L·斯特里拉马萨玛 , M·麦克费森 , A·阿南塔拉曼 , B·阿什博 , M·拉曼多斯 , W·B·萨德勒 , J·皮尔斯 , S·杰那斯 , B·英斯科 , V·兰加纳坦 , K·辛哈 , A·亨特 , P·苏尔蒂 , N·加洛普冯博里斯 , J·雷 , A·R·阿普 , E·乌尔-艾哈迈德-瓦尔 , A·科克 , S·金 , S·麦尤兰 , V·安德烈
IPC: G06F12/0862 , G06F12/0897 , G06F12/0888 , G06F9/38
Abstract: 实施例一般涉及用于图形数据处理的数据预取。一种设备的实施例包括:一个或多个处理器,所述一个或多个处理器包括一个或多个图形处理单元(GPU);以及多个高速缓存,所述多个高速缓存用于为所述一个或多个GPU提供存储装置,所述多个高速缓存至少包括L1高速缓存和L3高速缓存;其中所述设备将通过所述一个或多个GPU中的第一GPU的预取器来提供对数据的智能预取,包括:测量针对所述L1高速缓存的命中率,在确定针对所述L1高速缓存的所述命中率等于或大于阈值时,将对数据的预取限于所述L3高速缓存中的存储装置,以及在确定针对所述L1高速缓存的所述命中率小于阈值时,允许对数据的所述预取到所述L1高速缓存。
-
公开(公告)号:CN113396401A
公开(公告)日:2021-09-14
申请号:CN202080014347.5
申请日:2020-03-14
Applicant: 英特尔公司
Inventor: A·R·阿普 , A·科克 , A·阿南塔拉曼 , E·乌尔-艾哈迈德-瓦尔 , V·安德烈 , N·加洛普冯博里斯 , V·乔治 , M·麦克费尔森 , S·麦于兰 , J·雷 , L·斯特里拉马萨玛 , S·杰那斯 , B·英斯科 , V·兰加纳坦 , K·辛哈 , A·亨特 , P·苏尔蒂 , D·普菲尔 , J·瓦莱里奥 , A·N·沙
IPC: G06F12/0811
Abstract: 涉及用于多贴片存储器管理的技术的方法和设备。在示例中,一种设备包括:高速缓冲存储器;高带宽存储器;着色器核,所述着色器核通信地耦合到高速缓冲存储器并且包括处理元件,所述处理元件用于解压缩从高速缓冲存储器中的内存数据库取出并且具有第一位长度的第一数据元素,以生成具有大于第一位长度的第二位长度的第二数据元素;以及算术逻辑单元(ALU),所述算术逻辑单元(ALU)用于将数据元素与在内存数据库的查询中提供的目标值进行比较。还公开并要求保护其它实施例。
-
公开(公告)号:CN113396400A
公开(公告)日:2021-09-14
申请号:CN202080014235.X
申请日:2020-03-14
Applicant: 英特尔公司
Inventor: A·阿普 , L·斯特里拉马萨玛 , A·科克 , S·科尔曼 , V·乔治 , A·小亨特 , B·英斯科 , S·杰那斯 , E·乌尔-艾哈迈德-瓦尔 , V·兰加纳坦 , J·雷 , K·辛哈 , P·苏尔蒂 , K·瓦迪亚纳坦
IPC: G06F12/0804 , G06F12/0893 , G06F12/0895 , G06F9/38 , G06F16/27 , G06F12/06 , G06F16/2453 , G06F7/58 , G06F12/0811 , G06F12/0862 , G06F12/0866 , G06F15/173 , G06F9/30 , G06F12/02 , G06F12/0875 , G06F9/50 , G06F16/245
Abstract: 本设计的图形处理器提供用于高速缓存操作的层级开放扇区和可变高速缓存大小。在一个实施例中,图形处理器包括具有层级开放扇区设计的高速缓冲存储器,所述层级开放扇区设计包含上部区域和下部区域的第一层级,其中每个区域包含扇区的第二层级。高速缓存控制器被配置成初始地开放下部区域的第一扇区,以接收不匹配第一扇区中的地址的存储器请求,并且以开放下部区域的第二扇区。
-
-