-
公开(公告)号:CN106557302B
公开(公告)日:2023-05-16
申请号:CN201610833876.3
申请日:2016-09-19
Applicant: 瑞萨电子株式会社
Abstract: 数据处理器包括:访问目标,具有分配给存储空间的地址;访问对象,在指定地址、标识符和访问类型的同时能够对访问目标进行访问;以及存储保护资源,包括联合存储器以执行访问控制。存储保护资源包括多个条目,每一个都包括区域设置单元、标识符确定信息单元和属性设置单元。当在访问时由访问对象指定的地址包括在条目的区域设置单元中设置的区域中、标识符与根据标识符确定信息指定的多个标识符中的至少一个一致、以及指定的访问类型与属性设置单元中设置的访问类型一致时,存储保护资源允许访问。
-
公开(公告)号:CN106557302A
公开(公告)日:2017-04-05
申请号:CN201610833876.3
申请日:2016-09-19
Applicant: 瑞萨电子株式会社
CPC classification number: G06F12/1483 , G06F12/1027 , G06F2212/1044 , G06F2212/1052 , G06F2212/656 , G06F9/30018 , G06F9/30029 , G06F9/3013 , G06F9/3867
Abstract: 数据处理器包括:访问目标,具有分配给存储空间的地址;访问对象,在指定地址、标识符和访问类型的同时能够对访问目标进行访问;以及存储保护资源,包括联合存储器以执行访问控制。存储保护资源包括多个条目,每一个都包括区域设置单元、标识符确定信息单元和属性设置单元。当在访问时由访问对象指定的地址包括在条目的区域设置单元中设置的区域中、标识符与根据标识符确定信息指定的多个标识符中的至少一个一致、以及指定的访问类型与属性设置单元中设置的访问类型一致时,存储保护资源允许访问。
-
公开(公告)号:CN108229201B
公开(公告)日:2023-08-15
申请号:CN201711343385.1
申请日:2017-12-15
Applicant: 瑞萨电子株式会社
Abstract: 提供了数据处理设备和访问控制方法。根据一个实施例,数据处理设备包括访问控制器,该访问控制器被配置为控制CPU对处理器的访问。访问控制器使用从CPU输出的处理器选择信息,选择要用于访问控制的许可配置信息和标识符表,使用所选择的标识符表来确定对应于从CPU输出的访问请求标识符SPID的中间标识符MID,并使用所选择的许可配置信息和所确定的中间标识符MID来确定CPU对处理器的可访问性。
-
公开(公告)号:CN109584926A
公开(公告)日:2019-04-05
申请号:CN201811066311.2
申请日:2018-09-13
Applicant: 瑞萨电子株式会社
IPC: G11C11/4063 , G06F13/16
Abstract: 本发明提供一种半导体集成电路器件和数据比较方法。在不使用CPU的情况下比较存储器空间上的数据,并且基于比较的次数和与比较条件一致的次数中的至少一个,在中断条件下产生中断。中断控制器将中断信号输出到第一CPU核心或第二CPU核心。DMAC将存储器空间上的数据传输到第一缓冲器和第二缓冲器中的至少一个。比较电路将第一缓冲器的数据与第二缓冲器的数据比较。条件一致频率计数器对比较电路中的比较与比较条件一致的次数进行计数。中断请求电路基于条件一致频率计数器的值和比较频率计数器的值中的至少一个,向中断控制器输出中断请求。
-
公开(公告)号:CN109614218B
公开(公告)日:2023-10-24
申请号:CN201811069775.9
申请日:2018-09-13
Applicant: 瑞萨电子株式会社
IPC: G06F9/50
Abstract: 本发明涉及一种半导体器件。该半导体器件包括:由在处理器上所执行的多个处理共同使用的公用资源;信号量,控制公用资源的占有权;以及信号量管理单元,响应于在处理器上所执行的处理的请求而执行向信号量获取公用资源的占有权的处理。当从多个处理中的第一处理接收到获取公用资源的占有权的请求但是无法获得占有权时,信号量管理单元将在处理器上所执行的处理切换为第二处理,重复地执行获取由第一处理向信号量所请求的占有权的处理,以及当获得由第一处理所请求的占有权时,将在处理器上的处理从第二处理切换为第一处理。
-
公开(公告)号:CN109584926B
公开(公告)日:2023-10-24
申请号:CN201811066311.2
申请日:2018-09-13
Applicant: 瑞萨电子株式会社
IPC: G11C11/4063 , G06F13/16
Abstract: 本发明提供一种半导体集成电路器件和数据比较方法。在不使用CPU的情况下比较存储器空间上的数据,并且基于比较的次数和与比较条件一致的次数中的至少一个,在中断条件下产生中断。中断控制器将中断信号输出到第一CPU核心或第二CPU核心。DMAC将存储器空间上的数据传输到第一缓冲器和第二缓冲器中的至少一个。比较电路将第一缓冲器的数据与第二缓冲器的数据比较。条件一致频率计数器对比较电路中的比较与比较条件一致的次数进行计数。中断请求电路基于条件一致频率计数器的值和比较频率计数器的值中的至少一个,向中断控制器输出中断请求。
-
公开(公告)号:CN109815036A
公开(公告)日:2019-05-28
申请号:CN201811386781.7
申请日:2018-11-20
Applicant: 瑞萨电子株式会社
IPC: G06F11/00
Abstract: 本申请涉及半导体装置。现有的半导体装置不能检测在除了运算核心之外的模式切换处理所需的电路中发生的故障,从而可靠性不够。本发明的实施例的半导体装置包括:选择器,对应于多个运算核心中的用作在锁步模式中检查运算核心的一个运算核心而提供,并且在锁步模式中,阻止从对应的运算核心输出的接口信号,并且在分离模式中,使从对应的运算核心输出的接口信号通过;访问监测器,监测经由选择器输出的接口信号,并且当检测到接口信号的异常状态时,输出误差信号;以及误差控制单元,基于从访问监测器输出的误差信号,向高层级系统输出异常状态处理请求。
-
公开(公告)号:CN113641116A
公开(公告)日:2021-11-12
申请号:CN202110389475.4
申请日:2021-04-12
Applicant: 瑞萨电子株式会社
IPC: G05B19/042
Abstract: 本公开涉及一种半导体装置和使用该半导体装置的系统。该半导体装置具有定时器单元和处理单元。定时器单元包括二进制计数器和第一转换器。第一转换器将从二进制计数器输出的第一计数值转换为格雷码以作为第一格雷码数据输出。处理单元包括第一同步器和故障检测单元,第一同步器与系统时钟信号同步地捕获从定时器单元传输的第一格雷码数据,并且输出所捕获的第一格雷码数据作为第二格雷码数据,故障检测单元基于从定时器单元传输的第一格雷码数据来生成用于故障检测的数据,并且将基于第二格雷码数据的第二计数值与基于用于故障检测的数据的第三计数值进行比较。
-
公开(公告)号:CN106796541B
公开(公告)日:2021-03-09
申请号:CN201580053315.5
申请日:2015-03-20
Applicant: 瑞萨电子株式会社
IPC: G06F11/18
Abstract: 在一种具备在彼此异步的两个时钟域分别被二重化的两组电路对的数据处理装置中,在上述两组电路对之间设置用于传送有效载荷信号的异步传送电路。异步传送电路具备与两组电路对分别连接的两组桥接电路对,将表示该有效载荷信号在接收侧稳定的定时的控制信号与有效载荷信号一同进行异步传送。两组桥接电路对和有效载荷信号能够二重化,但上述控制信号未被二重化,而用于将接收到的有效载荷信号相对于二重化的电路对以所期待的相同的时间差进行供给的定时控制。由此,能够进行在异步的时钟域分别被二重化的电路之间的异步传送,能够兼得高性能和高可靠性。
-
公开(公告)号:CN109614218A
公开(公告)日:2019-04-12
申请号:CN201811069775.9
申请日:2018-09-13
Applicant: 瑞萨电子株式会社
IPC: G06F9/50
Abstract: 本发明涉及一种半导体器件。该半导体器件包括:由在处理器上所执行的多个处理共同使用的公用资源;信号量,控制公用资源的占有权;以及信号量管理单元,响应于在处理器上所执行的处理的请求而执行向信号量获取公用资源的占有权的处理。当从多个处理中的第一处理接收到获取公用资源的占有权的请求但是无法获得占有权时,信号量管理单元将在处理器上所执行的处理切换为第二处理,重复地执行获取由第一处理向信号量所请求的占有权的处理,以及当获得由第一处理所请求的占有权时,将在处理器上的处理从第二处理切换为第一处理。
-
-
-
-
-
-
-
-
-