-
公开(公告)号:CN110658988A
公开(公告)日:2020-01-07
申请号:CN201910548857.X
申请日:2019-06-24
Applicant: 瑞萨电子株式会社
Abstract: 本申请涉及半导体器件、控制系统和半导体器件的控制方法。半导体器件包括第一CPU和第二CPU、用于控制侦听操作的第一SPU和第二SPU、支持功能安全标准的ASIL D的控制器以及存储器。当软件锁定步骤未被执行时,控制器向第一SPU和第二SPU设置允许侦听操作。当软件锁定步骤被执行时,控制器向第一SPU和第二SPU设置禁止侦听操作。第一CPU执行用于软件锁定步骤的第一软件,并将执行结果写入存储器的第一区域。第二CPU执行用于软件锁定步骤的第二软件,并将执行结果写入存储器的第二区域。将写入第一区域的执行结果与写入第二区域的执行结果进行比较。
-
公开(公告)号:CN110658988B
公开(公告)日:2023-08-11
申请号:CN201910548857.X
申请日:2019-06-24
Applicant: 瑞萨电子株式会社
Abstract: 本申请涉及半导体器件、控制系统和半导体器件的控制方法。半导体器件包括第一CPU和第二CPU、用于控制侦听操作的第一SPU和第二SPU、支持功能安全标准的ASIL D的控制器以及存储器。当软件锁定步骤未被执行时,控制器向第一SPU和第二SPU设置允许侦听操作。当软件锁定步骤被执行时,控制器向第一SPU和第二SPU设置禁止侦听操作。第一CPU执行用于软件锁定步骤的第一软件,并将执行结果写入存储器的第一区域。第二CPU执行用于软件锁定步骤的第二软件,并将执行结果写入存储器的第二区域。将写入第一区域的执行结果与写入第二区域的执行结果进行比较。
-
公开(公告)号:CN116774947A
公开(公告)日:2023-09-19
申请号:CN202310957401.5
申请日:2019-06-24
Applicant: 瑞萨电子株式会社
IPC: G06F3/06 , G06F11/10 , G06F11/16 , G06F12/06 , G06F12/0815 , G06F12/0831 , G06F12/084 , G06F12/0842 , G06F12/14
Abstract: 本申请涉及半导体器件、控制系统和半导体器件的控制方法。半导体器件包括第一CPU和第二CPU、用于控制侦听操作的第一SPU和第二SPU、支持功能安全标准的ASIL D的控制器以及存储器。当软件锁定步骤未被执行时,控制器向第一SPU和第二SPU设置允许侦听操作。当软件锁定步骤被执行时,控制器向第一SPU和第二SPU设置禁止侦听操作。第一CPU执行用于软件锁定步骤的第一软件,并将执行结果写入存储器的第一区域。第二CPU执行用于软件锁定步骤的第二软件,并将执行结果写入存储器的第二区域。将写入第一区域的执行结果与写入第二区域的执行结果进行比较。
-
公开(公告)号:CN113641116A
公开(公告)日:2021-11-12
申请号:CN202110389475.4
申请日:2021-04-12
Applicant: 瑞萨电子株式会社
IPC: G05B19/042
Abstract: 本公开涉及一种半导体装置和使用该半导体装置的系统。该半导体装置具有定时器单元和处理单元。定时器单元包括二进制计数器和第一转换器。第一转换器将从二进制计数器输出的第一计数值转换为格雷码以作为第一格雷码数据输出。处理单元包括第一同步器和故障检测单元,第一同步器与系统时钟信号同步地捕获从定时器单元传输的第一格雷码数据,并且输出所捕获的第一格雷码数据作为第二格雷码数据,故障检测单元基于从定时器单元传输的第一格雷码数据来生成用于故障检测的数据,并且将基于第二格雷码数据的第二计数值与基于用于故障检测的数据的第三计数值进行比较。
-
-
-