-
公开(公告)号:CN104636493A
公开(公告)日:2015-05-20
申请号:CN201510095551.5
申请日:2015-03-04
Applicant: 浪潮电子信息产业股份有限公司
Abstract: 本发明公开一种基于多分类器融合的动态数据分级方法,属于计算机存储技术领域,具体步骤为:①对训练集数据进行数据特征提取,形成初始数据特征集合;②对初始数据特征集合,进行数据特征预处理,筛选出最优特征子集;③对最优特征子集,进行多分类器训练,得出不同分类模型;④将不同分类模型经分类器融合形成动态数据分级模型,利用动态数据分级模型对动态数据进行分级;本发明的方法提高复杂应用环境中数据分级的准确性,更合理的表述多应用多类型数据的存储层次,在提高数据分级的准确性的同时,进一步提升存储性能。
-
公开(公告)号:CN104408069A
公开(公告)日:2015-03-11
申请号:CN201410595480.0
申请日:2014-10-30
Applicant: 浪潮电子信息产业股份有限公司
CPC classification number: G06F17/30174 , G06F17/30218
Abstract: 本发明公开了一种基于布隆过滤器思想的一致性目录设计方法,属于布隆过滤器技术领域,本发明所述的方法使用布隆过滤器思想设计目录项的共享列表,对于具有n个处理器的系统,目录项的共享列表向量压缩为m位,通过多个Hash运算的方式实现N个处理器到M位的共享列表位向量的映射,其中N>M;当directorycache收到某个处理器的请求需要向其它具有目标cache行副本的处理器发送消息时,执行多次hash运算,仅当所有Hash运算结果指示的共享列表的对应位均被置位时,才向对应的处理器发送同步消息。本发明能够显著减小目录中用于记录Cache行共享信息的位向量的长度,降低目录项开销,提升目录空间的利用效率。
-
公开(公告)号:CN103970634A
公开(公告)日:2014-08-06
申请号:CN201410168555.7
申请日:2014-04-24
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F11/25 , G01R31/28 , G01R31/3177
Abstract: 本发明提出了一种基于加检测逻辑的背靠背环回验证方式来仿真验证和FPGA原型验证NC互连逻辑的验证。本发明针对NC报文可以分类型和通道传递的特点,提出了可以采用分模块背靠背环回验证和加检测逻辑验证的方式,解决了大规模互连逻辑的仿真验证和FPGA原型的中数据量大,人工验证成效率低和问题难以定位的问题,保证了验证结果和效率。
-
公开(公告)号:CN103888537A
公开(公告)日:2014-06-25
申请号:CN201410116847.6
申请日:2014-03-27
Applicant: 浪潮电子信息产业股份有限公司
Abstract: 本发明提供一种基于web页面的网格计算方法及系统,涉及网格计算技术领域,所述方法包括以下步骤:网格计算任务管理服务器将计算需求用户提出的计算任务定制成计算任务分片,存储于网格计算任务管理服务器任务队列中;在互联网特定web页面被用户浏览时,web页面通过富客户端技术实现的网格计算任务管理程序将任务计算程序加载至用户浏览客户端,网格计算任务管理程序向网格计算任务管理服务器申请领取计算任务分片,进行计算,并将结果回传;网格计算任务管理服务器将多个计算结果分片合成为完整需求计算结果。该网格计算系统包括:网格计算任务提交平台,网格计算任务管理服务器,web网页计算任务管理程序网格和web页面服务器。
-
公开(公告)号:CN103592983A
公开(公告)日:2014-02-19
申请号:CN201310552663.X
申请日:2013-10-30
Applicant: 浪潮电子信息产业股份有限公司
Abstract: 本发明提供一种基于模糊控制的动态电压调节设计方法,利用模糊逻辑在处理具有不确定信息时的特点来实现维持用户满意度的同时尽可能多的降低频率和电压,从而控制功耗,要实现以用户的满意度为指标来优化系统,包括以下两个问题:用户满意度的测量,电压调节方法,其中:对于用户满意度测量的问题,是基于系统视频输出动态测量用户可感知的性能来实现和比较用户的满意度,通过基于用户满意度的电压调节算法设计,在一定样本的用户体验实践并统计系统功耗。在人机交互环境下选取OpenOffice Word应用程序进行文字处理。实践验证可随机在各类人群中选取200人作为调查对象,分别让他们在没有电压调节时以及本设计的DVFSBFL算法实现下对比测试者对Word应用程序的满意度和功耗情况,对比参照系统进统计分析,最后可以将得到本发明的动态电压调节优势。
-
公开(公告)号:CN103294612A
公开(公告)日:2013-09-11
申请号:CN201310093001.0
申请日:2013-03-22
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F12/08
CPC classification number: G06F12/0804 , G06F12/0815 , G06F12/0817 , G06F12/0828 , G06F12/0897 , G06F2212/1016 , G06F2212/604
Abstract: 本发明公开一种在多级缓存一致性域系统局部域构造Share-F状态的方法,包括如下步骤:1)请求访问同地址S状态远端数据时,通过查询远端代理目录RDIR,确定访问数据副本,并判断其是否处于节点间S态和节点内F态;2)将数据副本直接转发给请求方,同时将当前请求方数据副本记录设为节点间Cache一致性域S态,节点内Cache一致性域F态;3)当数据转发完成后,在远端数据目录RDIR中将丧失F权限态的节点内处理器记录设为节点间Cache一致性域S态、节点内Cache一致性域F态。本发明可以降低跨节点访问的频度和开销,从而大大提升了两级或多级Cache一致性域CC-NUMA系统性能。
-
公开(公告)号:CN103279442A
公开(公告)日:2013-09-04
申请号:CN201310235489.6
申请日:2013-06-14
Applicant: 浪潮电子信息产业股份有限公司
Abstract: 本发明公开了一种高速互联总线的报文过滤系统及方法,包括译码模块、连接译码模块的冒泡模块、连接冒泡模块的合并模块、以及连接合并模块的转换模块;本发明高速互联总线的报文过滤系统通过对高速互联总线上传输的数据进行译码,保留有效数据报文,过滤其中的无效信息,并对过滤后的数据流通过异步FIFO做时钟域转换,将其从高速互联总线的高频时钟域转换到FPGA芯片核心逻辑的低频时钟域,降低了频率和资源的要求,从而解决了FPGA验证系统局限性的问题,提高了高速互联总线的设计灵活性。通过降低FPGA原型系统的风险和难度,缩短了产品的验证周期,提高了芯片投片成功率。
-
公开(公告)号:CN103970634B
公开(公告)日:2017-06-09
申请号:CN201410168555.7
申请日:2014-04-24
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F11/25 , G01R31/28 , G01R31/3177
Abstract: 本发明提出了一种基于加检测逻辑的背靠背环回验证方式来仿真验证和FPGA原型验证NC互连逻辑的验证。发明针对NC报文可以分类型和通道传递的特点,提出了可以采用分模块背靠背环回验证和加检测逻辑验证的方式,解决了大规模互连逻辑的仿真验证和FPGA原型的中数据量大,人工验证成效率低和问题难以定位的问题,保证了验证结果和效率。
-
公开(公告)号:CN104636492A
公开(公告)日:2015-05-20
申请号:CN201510095450.8
申请日:2015-03-04
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F17/30
CPC classification number: G06F17/30589 , G06F17/30598
Abstract: 本发明公开一种基于模糊积分特征融合的动态数据分级方法,属于计算机存储技术领域,步骤为:①对训练集数据进行数据特征提取,形成初始数据特征集合,根据数据应用和存储特性提取数据特征;②数据特征融合;③对融合后的数据特征进行约简;④数据分级模型生成;⑤数据存储层次映射;本发明提高数据分级的准确性,充分考虑了数据特征间彼此关联的特性,利用模糊积分进行特征融合,建立更为合理的数据分级模型,适用于各种动态数据管理的存储层次决策,提高数据分级的处理速度,提升存储效率。
-
公开(公告)号:CN103530446A
公开(公告)日:2014-01-22
申请号:CN201310440282.2
申请日:2013-09-25
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F17/50
Abstract: 本发明提供了一种通信协议的报文路径信息在混合语言验证系统中的提取方法,该发明将报文路径信息在单独C++(SystemC)或是Verilog语言验证系统中提取,扩展到在C++(SystemC)和Verilog两种混合语言验证系统中提取并其输出在同一模块中,同时将带时序的Verilog语言验证环境中RTL(RegisterTransferLevel,寄存器传输级)仿真时间和不带时序的C++(SystemC)语言验证环境仿真时间进行相应调整,从而减少报文路径在图形显示时带来的混合语言验证系统中时间间隔过大的问题,保证了报文路径可视化的连续性,为通信协议在C++(SystemC)和Verilog两种混合语言验证环境间的仿真提供了重要的验证、测试辅助手段。
-
-
-
-
-
-
-
-
-