一种超大面阵CMOS相机多路高速信号的同步时钟系统

    公开(公告)号:CN104836573B

    公开(公告)日:2017-07-28

    申请号:CN201510218263.4

    申请日:2015-04-30

    Abstract: 一种超大面阵CMOS相机多路高速信号的同步时钟系统,包括工作晶振、参考晶振、T个压控晶振、可编程逻辑器件FPGA、T个带锁相环功能的时钟管理芯片、T个环路滤波器,T为正整数,每一个时钟管理芯片与一个参考晶振、压控晶振构、环路滤波器构成一个锁相环;对于每一个锁相环,根据输入的分频控制量,对压控晶振的输出频率进行分频,产生R+1路数据同步时钟。本发明系统采用一个参考晶振输出同源参考频率,这样可以输出T*R路相位一致的同步时钟,解决多路信号的时钟同步问题;同时,采用时钟管理芯片为FPGA提供工作时钟并用对应的时钟处理相应的图像数据,可以保证FPGA的输出时钟和数据相位的完全同步。

    一种使用下载器进行多帧图像传输实现在线测试系统及方法

    公开(公告)号:CN110809153B

    公开(公告)日:2021-06-11

    申请号:CN201911013593.4

    申请日:2019-10-23

    Abstract: 一种使用下载器进行多帧图像传输实现在线测试系统及方法,该系统由上位机,可编程器件FPGA,JTAG下载器以及DDR2存储器组成,测试方法主要由两个步骤:第一步,数据图像传输到DDR2存储器中。通过上位机中的可编程器件开发软件,完成图像数据由下载器JTAG输入到FPGA中,并由FPGA写入到DDR2存储器中。第二步,数据图像高速输入到FPGA,作为数据源写入图像算法功能模块进行验证与测试。本发明实现了不同图像大小作为数据源传输方式的通用性,解决了数据源未到位情况下无法实现图像算法功能模块的验证问题,提高了成像电路测试工作的效率。

    一种使用下载器进行多帧图像传输实现在线测试系统及方法

    公开(公告)号:CN110809153A

    公开(公告)日:2020-02-18

    申请号:CN201911013593.4

    申请日:2019-10-23

    Abstract: 一种使用下载器进行多帧图像传输实现在线测试系统及方法,该系统由上位机,可编程器件FPGA,JTAG下载器以及DDR2存储器组成,测试方法主要由两个步骤:第一步,数据图像传输到DDR2存储器中。通过上位机中的可编程器件开发软件,完成图像数据由下载器JTAG输入到FPGA中,并由FPGA写入到DDR2存储器中。第二步,数据图像高速输入到FPGA,作为数据源写入图像算法功能模块进行验证与测试。本发明实现了不同图像大小作为数据源传输方式的通用性,解决了数据源未到位情况下无法实现图像算法功能模块的验证问题,提高了成像电路测试工作的效率。

    一种基于时钟管理器和FPGA的串行/解串器时钟源

    公开(公告)号:CN104267638B

    公开(公告)日:2017-01-25

    申请号:CN201410484193.2

    申请日:2014-09-19

    Abstract: 本发明公开了一种基于时钟管理器和FPGA的串行/解串器时钟源,其工作原理为:FPGA接收背板传输来的主备份时钟信号,由于所采用时钟管理器本身的特点,上电后,FPGA可以输出主备份的时钟信号给第一时钟管理器和第二时钟管理器,第一时钟管理器和第二时钟管理器配置成功后,可以输出同相或不同相位频率的时钟,本发明中FPGA输出8路时钟信号给SerDes,第一时钟管理器和第二时钟管理器输出共8路时钟信号给SerDes,FPGA输出的时钟与两片时钟管理器输出的时钟构成主备份关系,实际工作中可以根据调试结果选择最终的时钟来源,方便设计的灵活性、提高设计的可靠性。

Patent Agency Ranking