-
公开(公告)号:CN111091050B
公开(公告)日:2023-05-12
申请号:CN201911077250.4
申请日:2019-11-06
Applicant: 北京空间机电研究所
Abstract: 一种遥感卫星瞬态点源目标在轨实时探测与识别方法,包括步骤:确定像素的背景评估值和像素的瞬态变化值;根据自适应门限和像素的瞬态变化值,判定像素是否存在疑似点源目标;若存在疑似点源目标则记录并下传并锁定背景评估值,若不存在则更新下一帧的背景评估值。本发明能够实现遥感卫星对瞬态点源目标的在轨实时探测与识别。相对于现有的技术,本发明可以减少硬件体积和功耗,探测率不低于95%,且具有灵活的在轨指令调整机制,对地面进行闪电特性分析需求提供了更灵活的应用空间。
-
公开(公告)号:CN111176349A
公开(公告)日:2020-05-19
申请号:CN201911296016.0
申请日:2019-12-16
Applicant: 北京空间机电研究所
IPC: G05D23/30
Abstract: 一种易扩展的空间遥感器控温系统,包括设置有主处理器的CPU电路模块及设置有FPGA协处理器的测控温电路模块,通过在每个测控温电路中引入FPGA协处理,解放主处理器资源,进而提升系统扩展能力,并通过测控温电路模块进行扩展,由FPGA协处理器自主实现各控温通道的均匀加热模式,同时还可通过FPGA协处理器实现对各控温通道最小控温输出步长的调整,大幅提升控温系统性能。
-
公开(公告)号:CN104836573B
公开(公告)日:2017-07-28
申请号:CN201510218263.4
申请日:2015-04-30
Applicant: 北京空间机电研究所
Abstract: 一种超大面阵CMOS相机多路高速信号的同步时钟系统,包括工作晶振、参考晶振、T个压控晶振、可编程逻辑器件FPGA、T个带锁相环功能的时钟管理芯片、T个环路滤波器,T为正整数,每一个时钟管理芯片与一个参考晶振、压控晶振构、环路滤波器构成一个锁相环;对于每一个锁相环,根据输入的分频控制量,对压控晶振的输出频率进行分频,产生R+1路数据同步时钟。本发明系统采用一个参考晶振输出同源参考频率,这样可以输出T*R路相位一致的同步时钟,解决多路信号的时钟同步问题;同时,采用时钟管理芯片为FPGA提供工作时钟并用对应的时钟处理相应的图像数据,可以保证FPGA的输出时钟和数据相位的完全同步。
-
公开(公告)号:CN116261264A
公开(公告)日:2023-06-13
申请号:CN202310158531.2
申请日:2023-02-24
Applicant: 北京空间机电研究所
Abstract: 一种遥感相机综合电子小型化结构及设计方法,采用小型化的插板式三面出电连接器电路板可以将集成的SIP模块所有接口信号全部输出,同时实现了三面出电连接器电路板在机箱的插装,解决了与带滑轨的插板式电路板融合问题,同时提出了三面出电连接器电路板小型化设计方案,通过电连接器板前和板后相结合的方法解决基于高集成度电路板由于面板空间紧张导致的信号无法全部对外输出问题,同时提出了通过开U型槽和U型配件方法解决电路板在电连接器板前和板后混装下的维修性及EMC屏蔽问题,适用性更强。
-
公开(公告)号:CN110809153B
公开(公告)日:2021-06-11
申请号:CN201911013593.4
申请日:2019-10-23
Applicant: 北京空间机电研究所
IPC: H04N17/00
Abstract: 一种使用下载器进行多帧图像传输实现在线测试系统及方法,该系统由上位机,可编程器件FPGA,JTAG下载器以及DDR2存储器组成,测试方法主要由两个步骤:第一步,数据图像传输到DDR2存储器中。通过上位机中的可编程器件开发软件,完成图像数据由下载器JTAG输入到FPGA中,并由FPGA写入到DDR2存储器中。第二步,数据图像高速输入到FPGA,作为数据源写入图像算法功能模块进行验证与测试。本发明实现了不同图像大小作为数据源传输方式的通用性,解决了数据源未到位情况下无法实现图像算法功能模块的验证问题,提高了成像电路测试工作的效率。
-
公开(公告)号:CN110809153A
公开(公告)日:2020-02-18
申请号:CN201911013593.4
申请日:2019-10-23
Applicant: 北京空间机电研究所
IPC: H04N17/00
Abstract: 一种使用下载器进行多帧图像传输实现在线测试系统及方法,该系统由上位机,可编程器件FPGA,JTAG下载器以及DDR2存储器组成,测试方法主要由两个步骤:第一步,数据图像传输到DDR2存储器中。通过上位机中的可编程器件开发软件,完成图像数据由下载器JTAG输入到FPGA中,并由FPGA写入到DDR2存储器中。第二步,数据图像高速输入到FPGA,作为数据源写入图像算法功能模块进行验证与测试。本发明实现了不同图像大小作为数据源传输方式的通用性,解决了数据源未到位情况下无法实现图像算法功能模块的验证问题,提高了成像电路测试工作的效率。
-
公开(公告)号:CN109445814A
公开(公告)日:2019-03-08
申请号:CN201811101648.2
申请日:2018-09-20
Applicant: 北京空间机电研究所
Abstract: 本发明提出了一种遥感相机FPGA配置程序集中式管理和上注更新与动态刷新方法及电路,该方法包括集中配置管理、上注更新、动态刷新、固化存储、非易失可擦写存储功能,能够对整个设备里各个功能电路板载SRAM型FPGA配置和上注刷新。通过集中管理各个SRAM型FPGA的发射前固化的程序、上注存储程序,相同功能的SRAM型FPGA只需要存储一份程序数据,刷新数据也是从程序存储区里提取对FPGA进行刷新操作。灵活设置上电起始多片FPGA加载配置规则,根据功能优先级和主从关系确定加载配置次序。定义上注重加载方法高效利用星地链路有限带宽灵活可靠上注程序,有效完成新算法程序的更新加载。
-
公开(公告)号:CN109445814B
公开(公告)日:2022-04-12
申请号:CN201811101648.2
申请日:2018-09-20
Applicant: 北京空间机电研究所
Abstract: 本发明提出了一种遥感相机FPGA配置程序集中式管理和上注更新与动态刷新方法及电路,该方法包括集中配置管理、上注更新、动态刷新、固化存储、非易失可擦写存储功能,能够对整个设备里各个功能电路板载SRAM型FPGA配置和上注刷新。通过集中管理各个SRAM型FPGA的发射前固化的程序、上注存储程序,相同功能的SRAM型FPGA只需要存储一份程序数据,刷新数据也是从程序存储区里提取对FPGA进行刷新操作。灵活设置上电起始多片FPGA加载配置规则,根据功能优先级和主从关系确定加载配置次序。定义上注重加载方法高效利用星地链路有限带宽灵活可靠上注程序,有效完成新算法程序的更新加载。
-
公开(公告)号:CN104267638B
公开(公告)日:2017-01-25
申请号:CN201410484193.2
申请日:2014-09-19
Applicant: 北京空间机电研究所
IPC: G05B19/042
Abstract: 本发明公开了一种基于时钟管理器和FPGA的串行/解串器时钟源,其工作原理为:FPGA接收背板传输来的主备份时钟信号,由于所采用时钟管理器本身的特点,上电后,FPGA可以输出主备份的时钟信号给第一时钟管理器和第二时钟管理器,第一时钟管理器和第二时钟管理器配置成功后,可以输出同相或不同相位频率的时钟,本发明中FPGA输出8路时钟信号给SerDes,第一时钟管理器和第二时钟管理器输出共8路时钟信号给SerDes,FPGA输出的时钟与两片时钟管理器输出的时钟构成主备份关系,实际工作中可以根据调试结果选择最终的时钟来源,方便设计的灵活性、提高设计的可靠性。
-
公开(公告)号:CN104836989A
公开(公告)日:2015-08-12
申请号:CN201510205945.1
申请日:2015-04-27
Applicant: 北京空间机电研究所
IPC: H04N7/18
Abstract: 本发明提供一种高速多通道快视图像电路,包括:FPGA处理芯片,负责对数据接收和转发;数据收发部分,接收图像数据信号的高速收发器、将图像数据传输到FPGA中,同时也可以发送FPGA生成的数据;Camera Link数据发送部分,通过FPGA把数据转换成与Camera Link协议相匹配的低压差分信号(LVDS),传输到PC机;本发明实现高速多通道图像数据传输,提高了数据传输距离和精度,同时增加总线的数目减少信号的延时或偏移以及相互件的串扰,并且实现数据的高速传输。
-
-
-
-
-
-
-
-
-