一种高速视频总线连接器的测试装置及测试方法

    公开(公告)号:CN104280639B

    公开(公告)日:2017-01-11

    申请号:CN201410557412.5

    申请日:2014-10-20

    IPC分类号: G01R31/00

    摘要: 一种高速视频总线连接器的测试装置及测试方法,测试装置包括为设置待测连接器的测试母板和子板,并在子板上设置与测试仪器相连的测试端口;测试方法是将去嵌入结构的PCB版图文件调入电磁仿真软件仿真得到去嵌入结构的电磁参数;使用网络分析仪对测试装置进行测试,并将所得的测试结果与仿真所得的去嵌入结构的电磁参数进行去嵌入运算,得到连接器电磁参数;最后对测试装置加电,使用误码仪进行误码测试,得到连接器的误码率。本发明对高速视频总线连接器的测试内容全面,各项电学参数测试充分,测试参数准确,适用范围较为广泛。

    一种高速视频总线连接器的测试装置及测试方法

    公开(公告)号:CN104280639A

    公开(公告)日:2015-01-14

    申请号:CN201410557412.5

    申请日:2014-10-20

    IPC分类号: G01R31/00

    摘要: 一种高速视频总线连接器的测试装置及测试方法,测试装置包括为设置待测连接器的测试母板和子板,并在子板上设置与测试仪器相连的测试端口;测试方法是将去嵌入结构的PCB版图文件调入电磁仿真软件仿真得到去嵌入结构的电磁参数;使用网络分析仪对测试装置进行测试,并将所得的测试结果与仿真所得的去嵌入结构的电磁参数进行去嵌入运算,得到连接器电磁参数;最后对测试装置加电,使用误码仪进行误码测试,得到连接器的误码率。本发明对高速视频总线连接器的测试内容全面,各项电学参数测试充分,测试参数准确,适用范围较为广泛。

    一种空间遥感红外探测器焦平面温度精密测量系统

    公开(公告)号:CN110987198A

    公开(公告)日:2020-04-10

    申请号:CN201911055509.5

    申请日:2019-10-31

    IPC分类号: G01J5/20 G01J5/06 G01J5/02

    摘要: 本发明公开了一种空间遥感红外探测器焦平面温度精密测量系统,包括:1mA偏置电流产生电路Ⅰ,用于提供恒定的1mA偏置电流;红外探测器,用于接收1mA偏置电流灌入,量化实际测温二极管的前向电压值;精密预调理电路Ⅰ,用于对实电压值进行采集,对实际前向电压信号进行稳态信号扣除及放大滤波;多通道模数转换电路,用于进行模数转换,得到实际前向电压数字信号;数据处理电路,用于进行过采样和均值滤波处理,并转换得到数字化的实际温度信号;温度补偿电路,用于将数字化的实际温度信号与数字化的模拟温度信号进行比较,根据比较结果对实际量化的前向电压值进行补偿。本发明克服了传统测温系统存在的传输线缆长、电路噪声大、测温精度低的缺点。

    一种星载Si-APD探测器反向偏压自动调节方法

    公开(公告)号:CN106569249B

    公开(公告)日:2019-04-30

    申请号:CN201610899891.8

    申请日:2016-10-14

    IPC分类号: G01T1/24

    摘要: 本发明公开了一种星载Si‑APD探测器反向偏压自动调节装置及方法,包含:FPGA、温度传感器、数字电位计、高压电源模块以及S1、S2……、Sn等多个Si‑APD探测器模块。每个Si‑APD探测器模块构成均完全一样,均由滑动变阻器Radj、电阻R1、电阻R2、电容C1、Si‑APD(硅雪崩二极管)探测器组成。正常工作前,在实验环境中会对每一个Si‑APD探测器的偏压范围进行测量确定,并求出反向偏压随温度变化的拟合曲线。根据拟合曲线计算滑动变阻器的分压系数及数字电位计随温度变化的反馈值。本发明解决了同类型探测器由于工艺、制造等因素带来的不同偏压需求所带来的问题,从而实现星载Si‑APD探测器反向偏压自动调节装置的轻量化与小型化。

    一种高等级DDR供电电路
    7.
    发明授权

    公开(公告)号:CN104076896B

    公开(公告)日:2016-09-21

    申请号:CN201410286180.4

    申请日:2014-06-24

    IPC分类号: G06F1/26

    摘要: 一种高等级DDR供电电路,通过在高等级LDO电源转换芯片地管脚与电路板地平面间添加并联电阻,抬高高等级LDO电源转换芯片地管脚相对于电路板地平面的参考电平,从而将高等级LDO电源转换芯片输出电平抬高为所需电平,高等级LDO电源转换芯片输出电平通过两对磁珠隔离为DDR_VTT和DDR_VREF输出给下级电路。该发明方法应用于工业级以上高等级(军级、宇航级)DDR的VREF、VTT电源供配电设计,通过该发明方法,可以使用通用高等级LDO电源转换芯片完成基于高等级DDR的硬件电路设计,解决了因为缺少高等级专用DDR供电电源芯片从而无法完成高等级DDR的VREF、VTT供配电设计的问题。

    一种基于时钟管理器和FPGA的串行/解串器时钟源

    公开(公告)号:CN104267638A

    公开(公告)日:2015-01-07

    申请号:CN201410484193.2

    申请日:2014-09-19

    IPC分类号: G05B19/042

    CPC分类号: G05B19/042

    摘要: 本发明公开了一种基于时钟管理器和FPGA的串行/解串器时钟源,其工作原理为:FPGA接收背板传输来的主备份时钟信号,由于所采用时钟管理器本身的特点,上电后,FPGA可以输出主备份的时钟信号给第一时钟管理器和第二时钟管理器,第一时钟管理器和第二时钟管理器配置成功后,可以输出同相或不同相位频率的时钟,本发明中FPGA输出8路时钟信号给SerDes,第一时钟管理器和第二时钟管理器输出共8路时钟信号给SerDes,FPGA输出的时钟与两片时钟管理器输出的时钟构成主备份关系,实际工作中可以根据调试结果选择最终的时钟来源,方便设计的灵活性、提高设计的可靠性。

    一种基于时钟管理器和FPGA的串行/解串器时钟源

    公开(公告)号:CN104267638B

    公开(公告)日:2017-01-25

    申请号:CN201410484193.2

    申请日:2014-09-19

    IPC分类号: G05B19/042

    摘要: 本发明公开了一种基于时钟管理器和FPGA的串行/解串器时钟源,其工作原理为:FPGA接收背板传输来的主备份时钟信号,由于所采用时钟管理器本身的特点,上电后,FPGA可以输出主备份的时钟信号给第一时钟管理器和第二时钟管理器,第一时钟管理器和第二时钟管理器配置成功后,可以输出同相或不同相位频率的时钟,本发明中FPGA输出8路时钟信号给SerDes,第一时钟管理器和第二时钟管理器输出共8路时钟信号给SerDes,FPGA输出的时钟与两片时钟管理器输出的时钟构成主备份关系,实际工作中可以根据调试结果选择最终的时钟来源,方便设计的灵活性、提高设计的可靠性。