一种面向非破坏性读出红外探测器的采样方法

    公开(公告)号:CN115452168B

    公开(公告)日:2025-05-02

    申请号:CN202211057250.X

    申请日:2022-08-31

    Abstract: 一种面向非破坏性读出红外探测器的采样方法,包括:测试非破坏性读出红外探测器的响应线性度,依据线性区的范围设置满阱检测阈值;在单帧图像的读出过程中,在单个像元的采样结束后读取该像元的存储参数,计算并存储新的参数,依据探测器输出图像数据顺序,逐行逐列对每个像元依次进行上述操作;在完成指定帧数的读出后结束积分,并依据存储参数计算最终输出结果。相比相关双采样等一般红外探测器常用采样方法,本发明方法可进一步降低读出噪声;相比标准斜坡采样等非破坏性读出红外探测器专用采样方法,该方法在降噪效果与其保持一致的同时,还极大地降低存储空间需求。

    一种适用于多片TDICMOS图像传感器的数据处理与压缩系统

    公开(公告)号:CN118678246A

    公开(公告)日:2024-09-20

    申请号:CN202410717092.9

    申请日:2024-06-04

    Abstract: 一种适用于多片TDICMOS图像传感器的数据处理与压缩系统,包括:多片TDICMOS图像传感器,输出有效数字图像数据;图像数据处理电路,用于对有效图像数据进行格式化编排及预处理,生成满足图像数据压缩功能输入需求的图像标准格式;图像数据压缩电路,对图像数据进行压缩处理并输出至外部数据传输系统;图像数据缓存电路,针对海量图像数据设计的图像缓存区域,以便于实现图像数据的高速批处理。本发明将图像压缩电路前置,与图像处理电路合并,采用迭代优化参数配置,实现海量高速信号传输的完整性,克服了传统的图像处理与图像压缩系统分离的缺点。通过增加量化步长,调整质量控制因子,实现不同成像模式下,不同压缩比的精确码流输出。

    一种高速视频电路多通道融合与数据混编传输系统及方法

    公开(公告)号:CN107743183B

    公开(公告)日:2020-05-12

    申请号:CN201710851545.7

    申请日:2017-09-20

    Abstract: 本发明公开了一种高速视频电路多通道融合与数据混编传输系统及方法。其中,该系统包括:高速串行数据接收模块、数据混编合成模块和通道数据融合模块;其中,所述高速串行数据接收模块接收焦面电路发送的若干路串行数字信号进行串并转换得到若干路并行数字信号;所述数据混编合成模块接收若干路并行数字信号,并截取若干路并行数字信号的有效像元量化位数重新编码得到若干路混编后数字信号;所述通道数据融合模块接收若干路混编后数字信号,按照数传格式要求添加辅助数据并且排序后进行通道融合合成一路数字信号。本发明减少了数字传输中的误码,提高了图像信噪比和数据传输效率,并且减少了电路规模,提高了资源利用率。

    一种基于SerDes的遥感图像传输系统和方法

    公开(公告)号:CN109257513A

    公开(公告)日:2019-01-22

    申请号:CN201710571060.2

    申请日:2017-07-13

    CPC classification number: H04N1/00095 H04N7/10

    Abstract: 一种基于SerDes的遥感图像传输系统和方法,通道选择模块接收外部多个通道的CCD数字图像信号,根据时序控制模块输出的通道选择信号,从多个通道数据之中选择一个通道的数据送至协议帧模块;时序控制模块根据外部输入时钟产生系统所需时钟及复位信号;计时模块在复位结束后进行计时;握手同步模块在计时模块计时的过程中产生同步握手信号,以建立链路通信;协议数据帧模块将选择出的通道数据按照约定的传输协议进行整理组包,得到数据帧;数据发送模块将数据帧根据8B/10B编码,之后将并行数据转化为串行数据进行发送;数据接收模块则将串行数据转化为并行数据,之后根据相应的解码规则进行解码。

    一种CCD信号处理电路通道偏差消减方法及偏差消减器

    公开(公告)号:CN102545911A

    公开(公告)日:2012-07-04

    申请号:CN201110362056.8

    申请日:2011-11-15

    Inventor: 牟研娜 王鹏 尹娜

    Abstract: 一种CCD信号处理电路通道偏差消减方法及偏差消减器,首先接收外部串行输入信号并转换为并行信号,然后按照约定格式进行解码获取通道名称及对应的增益码。根据通道名称确定对应的通道偏差数据存储地址并从通道偏差数据存储器中读取相应通道偏差数据。将同一个通道名称的增益码和通道偏差数据相加并与AD转换器中增益寄存器的最大增益值进行比较,较大值对AD转换器的增益进行设置,使该通道输出数字信号的偏差得到消减。偏差消减器包括通道偏差数据存储器、通道偏差处理器和AD模数转换模块。通道偏差处理器包括读出地址发生器、寄存器、串行数据接收器、解译器、加法器、比较器和数据串行发送器,AD模数转换模块包含多个AD模数转换器。

    一种FPGA软件IP核生成系统

    公开(公告)号:CN102929623A

    公开(公告)日:2013-02-13

    申请号:CN201210413942.3

    申请日:2012-10-24

    Abstract: 本发明公开了一种FPGA软件IP核生成系统,用于对FPGA中的IP核进行管理,包括:主控制模块、对不同类型IP核进行管理的子模块和由不同IP核的标准代码构成的IP库;所述主控制模块根据被调用IP核的类型选择对应的子模块;所述子模块对IP库进行检索获取被调用IP核的标准代码,利用该IP核的标准代码生成IP核软件逻辑模块;并将输入参数输出给生成的所述IP核软件逻辑模块;所述IP核软件逻辑模块根据输入参数产生IP核。采用本发明可以对FPGA软件的IP核进行管理,确保了IP核在每次被调用时,IP核标准代码的一致性。

    一种使用下载器进行多帧图像传输实现在线测试系统及方法

    公开(公告)号:CN110809153B

    公开(公告)日:2021-06-11

    申请号:CN201911013593.4

    申请日:2019-10-23

    Abstract: 一种使用下载器进行多帧图像传输实现在线测试系统及方法,该系统由上位机,可编程器件FPGA,JTAG下载器以及DDR2存储器组成,测试方法主要由两个步骤:第一步,数据图像传输到DDR2存储器中。通过上位机中的可编程器件开发软件,完成图像数据由下载器JTAG输入到FPGA中,并由FPGA写入到DDR2存储器中。第二步,数据图像高速输入到FPGA,作为数据源写入图像算法功能模块进行验证与测试。本发明实现了不同图像大小作为数据源传输方式的通用性,解决了数据源未到位情况下无法实现图像算法功能模块的验证问题,提高了成像电路测试工作的效率。

    一种使用下载器进行多帧图像传输实现在线测试系统及方法

    公开(公告)号:CN110809153A

    公开(公告)日:2020-02-18

    申请号:CN201911013593.4

    申请日:2019-10-23

    Abstract: 一种使用下载器进行多帧图像传输实现在线测试系统及方法,该系统由上位机,可编程器件FPGA,JTAG下载器以及DDR2存储器组成,测试方法主要由两个步骤:第一步,数据图像传输到DDR2存储器中。通过上位机中的可编程器件开发软件,完成图像数据由下载器JTAG输入到FPGA中,并由FPGA写入到DDR2存储器中。第二步,数据图像高速输入到FPGA,作为数据源写入图像算法功能模块进行验证与测试。本发明实现了不同图像大小作为数据源传输方式的通用性,解决了数据源未到位情况下无法实现图像算法功能模块的验证问题,提高了成像电路测试工作的效率。

    一种动态可变多数据格式卫星辅助数据处理系统

    公开(公告)号:CN107885772A

    公开(公告)日:2018-04-06

    申请号:CN201710908694.2

    申请日:2017-09-29

    Abstract: 本发明公开了一种动态可变多数据格式卫星辅助数据处理系统,该系统包括状态参数处理模块、扫描信息处理模块、卫星计时校准模块和辅助数据合成模块;状态参数处理模块接收卫星参数、相机参数和广播基准参数,进行校验后分类并分别发送给各自模块进行处理;卫星计时校准模块对输入的秒脉冲进行处理,同时内部产生1M时钟微秒计数器,接收广播基准时间并校准;扫描信息处理模块发送采角脉冲以获取扫描角度信息,接收相机级数,根据级数值动态更新扫描角度信息,保证在星图数据当行严格对应其扫描角度;辅助数据合成模块按照卫星数据格式进行编排,在帧同步到来时,输出帧头信息,在行同步到来时,输出行头信息、星图数据和行尾信息,星图数据结束后,输出帧尾信息。

    一种模拟前端的数据接收处理系统

    公开(公告)号:CN102916914B

    公开(公告)日:2015-05-27

    申请号:CN201210352405.2

    申请日:2012-09-21

    Abstract: 一种模拟前端的数据接收处理系统,用于对一个或多个模拟前端芯片进行异步数据采集、数据串-并转换、数据同步处理及数据格式处理等工作。主要包括信号接收处理模块、数据移位及串并处理模块、FIFO数据同步处理模块。信号接收处理模块完成输入信号的差分形式转单端形式的类型转换,数据移位及串并处理模块完成对模拟前端芯片异步数据采集及串并转换功能,FIFO数据同步处理模块完成数据写入信号与数据读出信号的不同时钟域实现,读出数据与系统主时钟实现同步设计输出,同时对数据奇、偶标识位输出不同数值作为奇偶标记数据。本发明数据接收处理系统数据传输速率较高、数据传输具有高抗干扰能力,数据处理具有较高的可靠性。

Patent Agency Ranking