一种输出数量可控的雷达信号模拟机

    公开(公告)号:CN118276002A

    公开(公告)日:2024-07-02

    申请号:CN202211733034.2

    申请日:2022-12-30

    Abstract: 本发明提供了输出数量可控的雷达信号模拟机,属于雷达多目标模拟技术领域,解决了现有多目标模拟结构难以满足动态调节雷达目标输出数量的需求的问题。该装置包括:多路信号调制模块、叠加模块、雷达目标输出模块及上位机;其中,所述上位机,用于根据预期雷达目标输出个数,控制各路信号调制模块的延迟次数;每一路信号调制模块,分别用于对原始雷达信号进行相应次数的距离延迟,得到相应路信号调制模块的输出信号;叠加模块,用于对各路信号调制模块的输出信号进行叠加,得到叠加后的信号;雷达目标输出模块,用于对叠加后的信号进行多普勒及幅度调制,输出多个雷达目标。

    一种基于导前及延迟调制的雷达信号模拟机

    公开(公告)号:CN118275995A

    公开(公告)日:2024-07-02

    申请号:CN202211738085.4

    申请日:2022-12-30

    Abstract: 本发明提供了一种基于导前及延迟调制的雷达信号模拟机,属于雷达多目标模拟技术领域,解决了现有模拟机结构庞大、输出雷达目标数量不可调的问题。模拟机包括:上位机,根据雷达目标导前数量控制信号导前调制模块的导前次数;还根据雷达目标非导前数量控制信号延迟调制模块的延迟次数;信号导前调制模块,对原始雷达目标进行相应导前次数的距离导前,得到相应的输出信号;信号延迟调制模块,用于对原始雷达目标进行相应延迟次数的距离延迟,得到相应的输出信号;叠加模块,用于叠加各路信号延迟、导前调制模块的输出信号,得到叠加后的信号;雷达目标输出模块,用于对叠加后的信号进行多普勒及幅度调制,输出多个雷达目标。

    一种高灵活度雷达信号干扰机
    3.
    发明公开

    公开(公告)号:CN118275993A

    公开(公告)日:2024-07-02

    申请号:CN202211733218.9

    申请日:2022-12-30

    Abstract: 本发明涉及一种高灵活度雷达信号干扰机,属于雷达信号干扰模拟技术领域,解决了现有技术中缺乏可以满足各种干扰类别的、灵活度较高的雷达信号干扰机的问题。干扰机包括:上位机,用于根据接收到的干扰类别,控制初始调制模块对原始雷达目标进行初始距离调制,得到相应的输出信号;还用于根据预期雷达干扰目标输出个数,控制各路信号延迟调制模块的延迟次数;每一路信号延迟调制模块,分别用于对初始调制模块的输出信号进行相应次数的距离延迟,得到相应路信号延迟调制模块的输出信号;叠加模块,用于对各路信号延迟调制模块的输出信号进行叠加;雷达干扰目标输出模块,用于对叠加后的信号进行多普勒及幅度调制,输出多个雷达干扰目标。

    基于一维频域的SAR虚假场景干扰实现方法

    公开(公告)号:CN118275996A

    公开(公告)日:2024-07-02

    申请号:CN202310692928.X

    申请日:2023-06-12

    Abstract: 本发明公开了一种基于一维频域的SAR虚假场景干扰实现方法,属于虚假干扰技术领域,解决了现有SAR欺骗式干扰实现方式存在的占用较大乘法资源、实时性较差等问题。该方法在每一采样时刻,均包括以下步骤:获取SAR的三维位置和基带发射信号,以及,SAR波束照射范围内所有目标散射点的参数信息;分别基于每一目标散射点的参数信息,映射得到相应欺骗散射点的参数信息;基于所有欺骗散射点的参数信息和SAR的三维位置,得到SAR波束照射范围内的冲击响应序列;基于SAR的基带发射信号和SAR波束照射范围内的冲击响应序列,生成SAR干扰模拟回波信号。

    一种基于多目标输出的雷达目标模拟系统

    公开(公告)号:CN118275992A

    公开(公告)日:2024-07-02

    申请号:CN202211733056.9

    申请日:2022-12-30

    Abstract: 本发明提供了一种基于多目标输出的雷达目标模拟系统,属于雷达目标模拟技术领域,解决了现有雷达模拟系统无法快捷快速输出多个延迟/导前信号的问题。该系统包括:雷达信号接收模块,用于每接收到敌方雷达发出的一个周期的雷达脉冲信号,处理得到所述周期的雷达基带数字信号;预调制模块,对该周期的雷达基带数字信号进行预调制,得到所述周期的原始雷达目标;雷达信号模拟机,用于对所述周期的原始雷达目标进行多信号模拟,得到所述周期的多个雷达目标;雷达信号发射模块,用于对所述周期的多个雷达目标分别进行上变频及数模转换处理,得到所述周期的下一个周期的雷达脉冲信号的导前及延迟模拟信号并发射。

    一种雷达多目标模拟方法
    7.
    发明公开

    公开(公告)号:CN118275990A

    公开(公告)日:2024-07-02

    申请号:CN202211733015.X

    申请日:2022-12-30

    Abstract: 本发明提供了一种雷达多目标模拟方法,属于雷达多目标模拟技术领域,解决了现有硬件资源无法满足雷达模拟处理中产生大量目标回波的要求的问题。该方法包括:根据预置雷达目标个数,确定对原始雷达目标的延迟次数;根据所述延迟次数,确定装置配置信息,包括:调制模块的级数,每级调制模块中延迟单元的个数,初始延迟单元的级数;基于所述装置配置信息,搭建相应的雷达多目标模拟装置;将原始雷达目标信号输入至搭建好的雷达多目标模拟装置,由所述雷达多目标模拟装置处理后输出与预置雷达目标个数一致的雷达目标。

    一种基于FPGA的雷达数字脉冲压缩去直流方法

    公开(公告)号:CN108196248B

    公开(公告)日:2021-04-20

    申请号:CN201711325467.3

    申请日:2017-12-13

    Abstract: 本发明提出一种基于FPGA的雷达数字脉冲压缩去直流方法,在输入序列sig时,同步的输入长度与输入序列相同的全1序列Ones;同时对输入序列和全1序列作FFT运算;同时对输入序列进行累加求均值的操作;输入序列的求均值结果与全1序列FFT的结果相乘后与输入序列sig的FFT结果相减,即可得到去除直流分量的结果。本发明只需要1bit输入,占用存储器很少;不会引入额外延迟,占用硬件资源较少,能够有效地保证运算效率;通过合理选择实现方法,使得脉冲压缩的计算速度以及硬件资源占用等性能指标达到最优,可广泛应用于现代雷达信号处理中。

    一种基于FPGA的雷达数字脉冲压缩去直流方法

    公开(公告)号:CN108196248A

    公开(公告)日:2018-06-22

    申请号:CN201711325467.3

    申请日:2017-12-13

    Abstract: 本发明提出一种基于FPGA的雷达数字脉冲压缩去直流方法,在输入序列sig时,同步的输入长度与输入序列相同的全1序列Ones;同时对输入序列和全1序列作FFT运算;同时对输入序列进行累加求均值的操作;输入序列的求均值结果与全1序列FFT的结果相乘后与输入序列sig的FFT结果相减,即可得到去除直流分量的结果。本发明只需要1bit输入,占用存储器很少;不会引入额外延迟,占用硬件资源较少,能够有效地保证运算效率;通过合理选择实现方法,使得脉冲压缩的计算速度以及硬件资源占用等性能指标达到最优,可广泛应用于现代雷达信号处理中。

    一种雷达信道化接收信号的前沿测频装置及方法

    公开(公告)号:CN108196227A

    公开(公告)日:2018-06-22

    申请号:CN201711325362.8

    申请日:2017-12-13

    Abstract: 本发明提出一种种雷达信道化接收信号的前沿测频装置及方法,对雷达信道化接收系统子信道内的信号瞬时相位求后向差分得到瞬时相位差,并对瞬时相位差进行解卷绕,输出为无模糊的瞬时相位差;选取无模糊的瞬时相位差的前n个值,进行取平均运算得到前沿瞬时相位差的平均值A;根据前沿瞬时相位差的平均值A计算雷达信号的瞬时频率相对子信道中心频率的偏离值;根据信号所在子信道的中心频率和偏离值计算雷达信号的真实频率f。本发明能够在短时间内较精确地测量雷达信号的前沿频率,具有良好的测频精度,可对不同调制类型的雷达信号进行测量具有较强的实用性和通用性。

Patent Agency Ranking