一种基于FPGA的矩阵特征分解方法

    公开(公告)号:CN111222092B

    公开(公告)日:2023-06-13

    申请号:CN201811417155.X

    申请日:2018-11-26

    Abstract: 一种基于FPGA的矩阵特征分解方法,包括以下步骤:步骤S1、初始化d0(k)和X0(8,k),(k=0~63);X0(8,k)为各通道64拍幅相采样的瞬时值8*1复向量,d0(k)为X0矩阵的列和向量;步骤S2、计算特征矢量,步骤S3、生成噪声子空间。本发明的基于FPGA设计的一种矩阵特征分解方法,有针对性的设计了信号处理流程,实现了高速矩阵特征分解运算;本发明有效提升了指定维度的矩阵特征分解运算时间,具有较强的实用性和通用性,对以后的类似设计具有一定的指导意义。

    一种基于FPGA的矩阵特征分解方法

    公开(公告)号:CN111222092A

    公开(公告)日:2020-06-02

    申请号:CN201811417155.X

    申请日:2018-11-26

    Abstract: 一种基于FPGA的矩阵特征分解方法,包括以下步骤:步骤S1、初始化d0(k)和X0(8,k),(k=0~63);X0(8,k)为各通道64拍幅相采样的瞬时值8*1复向量,d0(k)为X0矩阵的列和向量;步骤S2、计算特征矢量,步骤S3、生成噪声子空间。本发明的基于FPGA设计的一种矩阵特征分解方法,有针对性的设计了信号处理流程,实现了高速矩阵特征分解运算;本发明有效提升了指定维度的矩阵特征分解运算时间,具有较强的实用性和通用性,对以后的类似设计具有一定的指导意义。

Patent Agency Ranking