-
公开(公告)号:CN111222092B
公开(公告)日:2023-06-13
申请号:CN201811417155.X
申请日:2018-11-26
Applicant: 北京华航无线电测量研究所
IPC: G06F17/16
Abstract: 一种基于FPGA的矩阵特征分解方法,包括以下步骤:步骤S1、初始化d0(k)和X0(8,k),(k=0~63);X0(8,k)为各通道64拍幅相采样的瞬时值8*1复向量,d0(k)为X0矩阵的列和向量;步骤S2、计算特征矢量,步骤S3、生成噪声子空间。本发明的基于FPGA设计的一种矩阵特征分解方法,有针对性的设计了信号处理流程,实现了高速矩阵特征分解运算;本发明有效提升了指定维度的矩阵特征分解运算时间,具有较强的实用性和通用性,对以后的类似设计具有一定的指导意义。
-
公开(公告)号:CN112491496A
公开(公告)日:2021-03-12
申请号:CN201910861520.4
申请日:2019-09-12
Applicant: 北京华航无线电测量研究所
Abstract: 本发明公开了一种基于FPGA同步串口多级缓存接收转发方法,通过一级缓存并判断缓存容量、标识符、计算并判断校验和,可选二级缓存补充计算、判断校验和,末级缓存平衡发送方、接收方数据流速。本发明采用多级缓存结构,可以有效解决同步串口中错数,漏数,多数等数据问题,有效解决部分时间段内出现发送数据率大于接收数据率的传输速率不匹配问题,且数据包接收密度大,存储资源利用效率高。
-
公开(公告)号:CN112486454A
公开(公告)日:2021-03-12
申请号:CN201910861551.X
申请日:2019-09-12
Applicant: 北京华航无线电测量研究所
IPC: G06F7/24
Abstract: 本发明提出一种基于FPGA的序列多峰值搜索排序装置,包括峰值寄存器、标识常量寄存器、比较寄存器和处理单元。所述处理单元使用峰值寄存器、标识常量寄存器、比较寄存器对输入序列进行多峰值搜索排序。本发明有效提升了序列排序的速度,降低了排序时需要占用的存储资源,具有较强的实用性和通用性。
-
公开(公告)号:CN112491496B
公开(公告)日:2022-08-23
申请号:CN201910861520.4
申请日:2019-09-12
Applicant: 北京华航无线电测量研究所
Abstract: 本发明公开了一种基于FPGA同步串口多级缓存接收转发方法,通过一级缓存并判断缓存容量、标识符、计算并判断校验和,可选二级缓存补充计算、判断校验和,末级缓存平衡发送方、接收方数据流速。本发明采用多级缓存结构,可以有效解决同步串口中错数,漏数,多数等数据问题,有效解决部分时间段内出现发送数据率大于接收数据率的传输速率不匹配问题,且数据包接收密度大,存储资源利用效率高。
-
公开(公告)号:CN112486454B
公开(公告)日:2023-07-11
申请号:CN201910861551.X
申请日:2019-09-12
Applicant: 北京华航无线电测量研究所
IPC: G06F7/24
Abstract: 本发明提出一种基于FPGA的序列多峰值搜索排序装置,包括峰值寄存器、标识常量寄存器、比较寄存器和处理单元。所述处理单元使用峰值寄存器、标识常量寄存器、比较寄存器对输入序列进行多峰值搜索排序。本发明有效提升了序列排序的速度,降低了排序时需要占用的存储资源,具有较强的实用性和通用性。
-
公开(公告)号:CN111222092A
公开(公告)日:2020-06-02
申请号:CN201811417155.X
申请日:2018-11-26
Applicant: 北京华航无线电测量研究所
IPC: G06F17/16
Abstract: 一种基于FPGA的矩阵特征分解方法,包括以下步骤:步骤S1、初始化d0(k)和X0(8,k),(k=0~63);X0(8,k)为各通道64拍幅相采样的瞬时值8*1复向量,d0(k)为X0矩阵的列和向量;步骤S2、计算特征矢量,步骤S3、生成噪声子空间。本发明的基于FPGA设计的一种矩阵特征分解方法,有针对性的设计了信号处理流程,实现了高速矩阵特征分解运算;本发明有效提升了指定维度的矩阵特征分解运算时间,具有较强的实用性和通用性,对以后的类似设计具有一定的指导意义。
-
-
-
-
-