低密度奇偶校验解码器和储存装置

    公开(公告)号:CN116170029A

    公开(公告)日:2023-05-26

    申请号:CN202211467166.5

    申请日:2022-11-22

    Abstract: 一种低密度奇偶校验(LDPC)解码器,其用码字的值将可变节点初始化并且输出参考不规则的奇偶校验矩阵更新的可变节点作为解码的消息。该LDPC解码器包括:多个单位逻辑电路,其在单模式或多模式下操作,在单模式中,所有单位逻辑电路更新包括至少一个可变节点的一个可变节点组,在多模式中,单位逻辑电路中的每一个通过更新不同的可变节点而并行地更新多个可变节点组;以及模式控制器,其控制多个单位逻辑电路,以在单模式下更新可变节点组中的其程度大于阈值程度的高程度可变节点组,并且在多模式下更新可变节点组中的其程度小于或等于阈值程度的低程度可变节点组。

    存储装置和存储装置的操作方法

    公开(公告)号:CN113053441B

    公开(公告)日:2025-01-17

    申请号:CN202011410313.6

    申请日:2020-12-04

    Abstract: 公开了存储装置和存储装置的操作方法。一种存储装置包括非易失性存储器装置和存储器控制器。存储器控制器基于第一读取命令从非易失性存储器装置接收第一数据,并且对第一数据执行错误校正。当错误校正失败时,存储器控制器将第二读取命令和第二读取电压信息发送至非易失性存储器装置,从非易失性存储器装置接收第二数据,将第三读取命令和第三读取电压信息发送至非易失性存储器装置,以及从非易失性存储器装置接收第三数据。存储器控制器基于第二数据和第三数据调整偏移,将第四读取命令、第四读取电压信息和偏移发送至非易失性存储器装置,从非易失性存储器装置接收第四数据,以及基于第四数据执行软判决处理。

    存储装置和存储装置的操作方法

    公开(公告)号:CN113053441A

    公开(公告)日:2021-06-29

    申请号:CN202011410313.6

    申请日:2020-12-04

    Abstract: 公开了存储装置和存储装置的操作方法。一种存储装置包括非易失性存储器装置和存储器控制器。存储器控制器基于第一读取命令从非易失性存储器装置接收第一数据,并且对第一数据执行错误校正。当错误校正失败时,存储器控制器将第二读取命令和第二读取电压信息发送至非易失性存储器装置,从非易失性存储器装置接收第二数据,将第三读取命令和第三读取电压信息发送至非易失性存储器装置,以及从非易失性存储器装置接收第三数据。存储器控制器基于第二数据和第三数据调整偏移,将第四读取命令、第四读取电压信息和偏移发送至非易失性存储器装置,从非易失性存储器装置接收第四数据,以及基于第四数据执行软判决处理。

Patent Agency Ranking