用于纠错的存储控制器、包括其的存储设备及其操作方法

    公开(公告)号:CN112951313B

    公开(公告)日:2024-08-13

    申请号:CN202011457064.6

    申请日:2020-12-11

    Abstract: 一种包括高级别解码器和低级别解码器的存储控制器的操作方法,所述方法包括生成作为对从非易失性存储器设备读取的初始数据进行解码的结果的第一数据,以及指示第一数据的错误级别的第一校正子权重。当第一校正子权重是特定值时,第一数据被输出到主机。当第一校正子权重超过参考值时,选择具有第一纠错能力的高级别解码器来解码第一数据,并且当第一校正子权重等于或小于参考值时,选择具有低于第一纠错能力的第二纠错能力的低级别解码器来解码第一数据。

    低密度奇偶校验解码器和储存装置

    公开(公告)号:CN116170029A

    公开(公告)日:2023-05-26

    申请号:CN202211467166.5

    申请日:2022-11-22

    Abstract: 一种低密度奇偶校验(LDPC)解码器,其用码字的值将可变节点初始化并且输出参考不规则的奇偶校验矩阵更新的可变节点作为解码的消息。该LDPC解码器包括:多个单位逻辑电路,其在单模式或多模式下操作,在单模式中,所有单位逻辑电路更新包括至少一个可变节点的一个可变节点组,在多模式中,单位逻辑电路中的每一个通过更新不同的可变节点而并行地更新多个可变节点组;以及模式控制器,其控制多个单位逻辑电路,以在单模式下更新可变节点组中的其程度大于阈值程度的高程度可变节点组,并且在多模式下更新可变节点组中的其程度小于或等于阈值程度的低程度可变节点组。

    用于纠错的存储控制器、包括其的存储设备及其操作方法

    公开(公告)号:CN112951313A

    公开(公告)日:2021-06-11

    申请号:CN202011457064.6

    申请日:2020-12-11

    Abstract: 一种包括高级别解码器和低级别解码器的存储控制器的操作方法,所述方法包括生成作为对从非易失性存储器设备读取的初始数据进行解码的结果的第一数据,以及指示第一数据的错误级别的第一校正子权重。当第一校正子权重是特定值时,第一数据被输出到主机。当第一校正子权重超过参考值时,选择具有第一纠错能力的高级别解码器来解码第一数据,并且当第一校正子权重等于或小于参考值时,选择具有低于第一纠错能力的第二纠错能力的低级别解码器来解码第一数据。

    存储控制器、包括其的存储装置及其操作方法

    公开(公告)号:CN117666943A

    公开(公告)日:2024-03-08

    申请号:CN202311070745.0

    申请日:2023-08-24

    Abstract: 公开了一种操作被配置为与非易失性存储器装置通信的存储控制器的方法以及一种存储控制器。该方法包括从非易失性存储器装置接收计数数据,基于计数数据确定预读电压,使用预读电压将预读请求发送到非易失性存储器装置,响应于发送预读请求而从非易失性存储器装置接收预读数据,计算与预读数据相对应的解码值,以及基于计数数据和解码值生成读电压信息,并且解码值预测预读数据的错误电压。

Patent Agency Ranking