一种硅基氮化镓微波器件及制备方法

    公开(公告)号:CN111739799B

    公开(公告)日:2021-10-26

    申请号:CN202010553375.6

    申请日:2020-06-17

    Abstract: 本发明涉及一种硅基氮化镓微波器件及制备方法,包括:将衬底预处理,沉积第一层钝化层;刻蚀,形成凹槽,然后沉积源极和漏极欧姆接触金属,并退火形成欧姆接触;对器件刻蚀;在第一层钝化层及欧姆接触上进行第二层钝化层的淀积,随后对第一层钝化层和第二层钝化层进行刻蚀,预处理后沉积栅极金属;在器件表面沉积第三层钝化层,退火,然后刻蚀,沉积加厚金属;沉积第四层钝化,将需要制版连线部位上的钝化层刻蚀,漏出加厚金属,并制备连线。该方法简单、易操作、成本低廉,能够有效减小器件漏电。

    基于界面钝化层的MOS电容器及其制备方法

    公开(公告)号:CN107507829B

    公开(公告)日:2020-11-06

    申请号:CN201710661954.0

    申请日:2017-08-04

    Abstract: 本发明提供一种基于界面钝化层的MOS电容器及其制备方法,制备包括:提供一重掺杂的衬底,并于衬底一表面上形成轻掺杂的外延层;于外延层内形成欧姆接触区;于外延层表面形成界面钝化层,并于界面钝化层表面形成栅结构,于结构表面形成表面钝化层,并于表面钝化层内形成第一窗口及第二窗口;制作栅极金属电极、第一欧姆接触电极及第二欧姆接触电极。通过上述方案,本发明对MOS电容器的界面进行了优化,在栅介质层与外延层之间引入了界面钝化层,可消除MOS器件界面处不利的界面层,降低了界面密度和界面陷阱,制备方法简单,效果显著,提供了一种有效提高栅介质层与碳化硅界面特性的途径,具有广泛的应用前景。

    沟槽型MOSFET功率器件及其制作方法

    公开(公告)号:CN107564964B

    公开(公告)日:2020-03-31

    申请号:CN201710711410.0

    申请日:2017-08-18

    Abstract: 本发明提供一种沟槽型MOSFET功率器件及其制作方法,所述制作方法包括:1)提供一衬底,于所述衬底的表面形成外延层;2)于所述外延层中刻蚀出环形沟槽;3)于所述环形沟槽内侧形成环形阱区,于所述环形阱区中形成源区和重掺杂区;4)依次形成栅介质层和栅极;5)形成钝化层;6)形成环形窗口,于所述环形窗口内形成源极欧姆接触层,于所述衬底底部表面形成漏极欧姆接触层;7)刻蚀出栅极窗口;8)分别制作栅极电极、源极电极和漏极电极。本发明通过把最高电场拉入器件体内,解决现有技术中因为电场强度太大导致器件被过早击穿的问题,从而提高器件可靠性,保证电路及设备安全,同时能帮助提高电能利用率以及实现电子电力装置的小型化。

    基于AlGaN/p-GaN沟道的增强型纵向功率器件及制作方法

    公开(公告)号:CN110277445A

    公开(公告)日:2019-09-24

    申请号:CN201810217899.0

    申请日:2018-03-16

    Abstract: 本发明提供一种基于AlGaN/p-GaN沟道的增强型纵向功率器件及制作方法,该器件包括层叠的GaN衬底、GaN漂移区、GaN阱区以及GaN外延层,所述GaN衬底、GaN漂移区、GaN阱区及GaN外延层的晶向为a轴竖直向上;栅沟槽,穿过n型导电的GaN外延层及p型导电的GaN阱区,并延伸至n型导电的GaN漂移区内;AlGaN层,形成于栅沟槽的底部及侧壁,AlGaN层与p型导电的GaN阱区形成AlGaN/p-GaN异质结沟道;栅介质层;栅极金属层;接触槽,接触槽中填充有金属接触层,金属接触层与GaN阱区形成欧姆接触;上电极以及下电极。本发明可有效提高沟道电子迁移率,减小器件导通电阻,同时提高阈值电压实现增强型的器件结构。

    SiC-LDMOS功率器件及其制备方法

    公开(公告)号:CN106158933B

    公开(公告)日:2018-12-04

    申请号:CN201510167697.6

    申请日:2015-04-09

    Abstract: 本发明提供一种SiC‑LDMOS功率器件及其制备方法,包括:P‑型衬底;P型外延层;N型外延层;第一沟槽,形成于所述N型外延层之中;绝缘层,填充于所述第一沟槽之内;多个N型多晶硅层,自下而上间隔分布于所述绝缘层中;所述第一沟槽的一侧形成有P‑型阱,所述P‑型阱中形成有N+型源区及与所述N+型源区相连的P+型层,所述N+型源区表面形成有源极金属,所述N+型源区与所述第一沟槽之间的表面形成有绝缘栅以及栅金属层;所述第一沟槽的另一侧形成有N+型漏区,所述N+型漏区表面形成有漏极金属。本发明可以提高器件耐压,在器件导通时,可以极大的提高漂移区电流,降低器件的导通电阻,提高器件的功率因子。

    SiC器件栅介质层及SiC器件结构的制备方法

    公开(公告)号:CN107527803A

    公开(公告)日:2017-12-29

    申请号:CN201710737098.2

    申请日:2017-08-24

    Abstract: 本发明提供一种SiC器件栅介质层及SiC器件结构的制备方法,栅介质层的制备方法包括:提供一SiC基材,并将SiC基材置于ALD反应腔室中;将ALD反应腔室升温至适于后续所要形成的栅介质层生长的温度;采用ALD工艺于SiC基材表面形成栅介质层。通过上述技术方案,本发明的栅介质层在生长过程中,未消耗SiC外延片中的Si原子从而避免了栅介质薄膜与SiC界面处C族聚集的现象,提高了界面特性;本发明利用ALD技术形成栅介质层,热预算低,简化器件制备工艺过程;本发明的利用ALD技术形成的栅介质层临界击穿强度高,漏电小,具有较高的介电常数,可大幅降低引入栅介质薄膜中的电场强度,避免栅介质击穿。

    基于界面钝化层的MOS电容器及其制备方法

    公开(公告)号:CN107507829A

    公开(公告)日:2017-12-22

    申请号:CN201710661954.0

    申请日:2017-08-04

    Abstract: 本发明提供一种基于界面钝化层的MOS电容器及其制备方法,制备包括:提供一重掺杂的衬底,并于衬底一表面上形成轻掺杂的外延层;于外延层内形成欧姆接触区;于外延层表面形成界面钝化层,并于界面钝化层表面形成栅结构,于结构表面形成表面钝化层,并于表面钝化层内形成第一窗口及第二窗口;制作栅极金属电极、第一欧姆接触电极及第二欧姆接触电极。通过上述方案,本发明对MOS电容器的界面进行了优化,在栅介质层与外延层之间引入了界面钝化层,可消除MOS器件界面处不利的界面层,降低了界面密度和界面陷阱,制备方法简单,效果显著,提供了一种有效提高栅介质层与碳化硅界面特性的途径,具有广泛的应用前景。

    一种SOIRESURF超结器件结构及其制作方法

    公开(公告)号:CN103021864B

    公开(公告)日:2015-07-01

    申请号:CN201210533276.7

    申请日:2012-12-11

    Abstract: 本发明提供一种SOI RESURF超结器件结构及其制作方法,首先提供一SOI衬底;在该衬底的顶层硅上形成漂移区及源、漏端;提供一设有若干第一窗口的第一掩膜版,所述第一窗口的宽度沿源端到漏端方向依次增大;该掩膜版在该漂移区的垂直投影左侧距离所述漂移区左侧具有一定距离,自上述第一窗口进行N型离子注入;退火;提供一横向设有若干第二窗口的第二掩膜版;自该第二窗口向所述N型漂移区进行P型离子注入,形成间隔的P柱和N柱;且P柱不和漏端相连。本发明超结区的高浓度可以保证器件具备较低的开态电阻,RESURF区可以保证器件具备较高的耐压,改善了器件耐压和开态电阻之间的折衷关系,同时还可以降低器件耐压对于电荷不平衡的敏感度,提高器件可靠性。

Patent Agency Ranking