-
公开(公告)号:CN107078724B
公开(公告)日:2020-12-29
申请号:CN201580060119.0
申请日:2015-10-06
申请人: 高通股份有限公司
IPC分类号: H03K3/356 , H03K17/00 , H03K19/0185
摘要: 本文描述了用于电平移位复用的系统和方法。在一个实施例中,一种用于电平移位复用的方法包括,基于一个或多个选择信号(Sel A,Sel B)来选择多个输入(A,B)中的一者,以及基于该多个输入中被选择的这个输入的逻辑状态来下拉第一和第二节点(460,465)中的一者。该方法还包括在第二节点(465)被下拉的情况下上拉第一节点(460),以及在第一节点(460)被下拉的情况下上拉第二节点(465)。
-
公开(公告)号:CN112073036A
公开(公告)日:2020-12-11
申请号:CN202011134266.7
申请日:2020-10-21
申请人: 纷美(北京)贸易有限公司
IPC分类号: H03K3/356
摘要: 本发明公开了一种功率切换输出电路和输出方法。该功率切换输出电路包括负载信号缓冲电路、判断模块和功率切换模块;负载信号缓冲电路用于接收≥2个的负载的控制电路输出的各负载请求信号,并根据各负载请求信号生成各负载的使能信号;判断模块用于接收各负载的使能信号,对各负载的使能信号进行运算,输出一个有效控制信号,有效控制信号与电源要切换接通的负载相对应;功率切换模块用于接收有效控制信号并根据有效控制信号切换电源与负载的连接。上述方案能够根据负载发出的请求信号通过判断模块确定有效控制信号,然后根据有效控制信号通过功率切换模块实现功率切换,从而实现一个电源切换多路负载输出,降低了设备总成本。
-
公开(公告)号:CN111903060A
公开(公告)日:2020-11-06
申请号:CN201980019580.X
申请日:2019-03-19
申请人: 微软技术许可有限责任公司
发明人: H·Y·洛
摘要: 提供了具有经由感应耦合而分配的时钟信号的超导集成电路以及相关方法。一种方法包括提供D触发器,该D触发器具有被耦合以从时钟线接收时钟脉冲的时钟端子、数据输入端子和数据输出端子。D触发器还可以包括耦合在第一端子与第二端子之间的第一约瑟夫森结(JJ)。D触发器还可以包括耦合在第三端子与第四端子之间的超导量子干扰器件(SQUID),其中形成在第一JJ与SQUID之间的感应回路被配置为:在输入数据信号的状态为高时,响应于接收到第一时钟脉冲而存储磁通量子,并且被配置为:在输入数据信号的状态为低时,响应于接收到第二时钟脉冲而湮灭所存储的磁通量子。
-
公开(公告)号:CN111819795A
公开(公告)日:2020-10-23
申请号:CN201780097962.5
申请日:2017-12-29
申请人: BAE系统信息和电子系统集成有限公司
IPC分类号: H03K19/003 , H03K3/356
摘要: 公开了一种触发器电路。触发器电路包括单输入逆变器、双输入逆变器、单输入三态逆变器、双输入三态逆变器、和两个单事件瞬态(SET)滤波器。单输入三态逆变器接收输入信号D。双输入三态逆变器包括第一输入、第二输入和输出,其中,经由第一SET滤波器,第一输入从双输入逆变器接收输出信号,并且第二输入从双输入逆变器接收输出信号。双输入三态逆变器的输出经由第二SET滤波器将输出信号发送到双输入逆变器的第一输入和双输入逆变器的第二输入。单输入逆变器接收来自双输入逆变器的输入,从而为触发器电路提供输出信号Q。
-
公开(公告)号:CN107408939B
公开(公告)日:2020-09-25
申请号:CN201680019015.X
申请日:2016-03-24
申请人: 国立研究开发法人科学技术振兴机构
IPC分类号: H03K3/353 , G11C11/412 , G11C11/413 , H03K3/356 , H03K5/08
摘要: 该电子电路设置有:双稳态电路,其连接在被供应电源电压的正电源和负电源之间,并且其中,包括在第一模式和第二模式之间切换的反相器电路的第一反相器和第二反相器连接成环状;控制电路20,其向反相器电路输出将反相器电路设定为第一模式的第一信号以及将反相器电路设定为第二模式的第二信号;以及电源供给电路30,其在反相器电路处于第一模式时供应第一电压作为电源电压,在反相器电路处于第二模式时供应高于第一电压的第二电压作为电源电压;其中,所述第一模式是作为传递特性具有滞后的模式并且所述第二模式是作为传递特性没有滞后的模式,或者所述第一模式是传递特性比第二模式陡的模式。
-
公开(公告)号:CN111431511A
公开(公告)日:2020-07-17
申请号:CN201910422179.2
申请日:2019-05-21
申请人: 合肥晶合集成电路有限公司
发明人: 小嶋英充
IPC分类号: H03K3/356
摘要: 本发明的目的在于提供一种能够减少占有面积并且能够自动决定电源刚刚接通之后的初始值的锁存电路。锁存电路(1)具备:第一反相器(IN1),其具有阈值电压的大小不同的第一PMOS晶体管(P1)及第一NMOS晶体管(N1);以及第二反相器(IN2),其具有阈值电压的大小不同的第二PMOS晶体管(P2)及第二NMOS晶体管(N2),第一反相器(IN1)和第二反相器(IN2)以正反馈环路的方式连接,从第一反相器(IN1)的输出侧输出预设的值作为电源刚刚接通之后的初始值。
-
公开(公告)号:CN111426947A
公开(公告)日:2020-07-17
申请号:CN202010237360.9
申请日:2015-12-07
申请人: 三星电子株式会社
发明人: 金珉修
IPC分类号: G01R31/3185 , H03K3/356 , H03K3/012
摘要: 提供一种包括逻辑电路的片上系统。逻辑电路包括:第一组扫描触发器,均被配置为使用无源保持器和有源保持器存储数据;第二组扫描触发器,均被配置为使用有源保持器存储数据;片上时钟控制器,被配置为接收用于驱动逻辑电路的参考时钟,以基于参考时钟的高态间隔产生内部时钟,并且调节内部时钟的占空比以提供调节的内部时钟,片上系统控制器将调节的内部时钟的高态间隔设置为与参考时钟的高态间隔基本相等的水平;以及时钟分布路径,包括:至少一个第一时钟门,被配置为基于调节的内部时钟产生第一时钟并将第一时钟提供给第一组扫描触发器,以及至少一个第二时钟门,被配置为基于调节的内部时钟产生第二时钟并将第二时钟提供给第二组扫描触发器。
-
公开(公告)号:CN110495099A
公开(公告)日:2019-11-22
申请号:CN201880021771.5
申请日:2018-03-12
申请人: 高通股份有限公司
IPC分类号: H03K3/356 , G11C5/14 , G11C7/12 , G11C8/10 , H03K19/0185
摘要: 一种电路(200)包括输出节点(OUT)和被配置为基于第一电压域中的输入信号(VDDL)在输出节点处提供第二电压域中的输出信号(VDDH)的交叉耦合的成对半导体器件(204,214)。该电路还包括耦合到输出节点的上拉辅助电路(230);以及耦合到上拉辅助电路的前瞻电路(220),其中前瞻电路被配置为当第二电压域中的反相输出信号的电压电平存在从第二电压域的高电压电平到第二电压域的低电压电平的降低时,引起上拉辅助电路辅助增加输出节点处的电压电平。
-
公开(公告)号:CN110326217A
公开(公告)日:2019-10-11
申请号:CN201880013449.8
申请日:2018-01-16
申请人: 高通股份有限公司
发明人: S·马里亚 , A·米塔尔 , K·蒂亚加拉詹 , K·亚鲁普科泰·布米纳汉
IPC分类号: H03K3/356
摘要: 提供了一种用于在电路内移位电压电平的装置和方法。本公开的一方面提供了一种用于将第一逻辑域移位到第二逻辑域的电平移位电路(200)。特别地,电平移位电路可以接收具有第一逻辑域的输入信号(S1),第一逻辑域具有第一高电压(VDD1)和第一低电压(VSS1)。电平移位电路可以从第二逻辑域接收与第二高电压(VDD2)和第二低电压(VSS2)相对应的输入。电平移位电路可以同时将输入处的第一高电压和第一低电压切换到第二高电压和第二低电压,以在输出(Voutp,Voutm)处产生输入信号的电平移位版本。电平移位电路还可以具有防止电路部件的过电压的多个保护晶体管(216,218,226,228)。
-
公开(公告)号:CN110289834A
公开(公告)日:2019-09-27
申请号:CN201910549830.2
申请日:2019-06-24
申请人: 中国科学院西安光学精密机械研究所
摘要: 为了解决现有的增强器快门关闭速度慢、无法实现直流到3ns宽时间范围连续可调的技术问题,本发明提供了一种宽时间范围连续可调像增强器快门,包括主开关器件Q9、Q10,用于驱动主开关器件Q9的第一驱动电路,以及用于驱动主开关器件Q10的第二驱动电路;主开关器件Q9、Q10均采用场效应晶体管;主开关器件Q9的主要作用是快速打开形成快门脉冲高速下降沿;主开关器件Q10的主要作用是快速打开形成快门脉冲高速上升沿。既可以满足增强器的直流工作模式,又可以满足增强器脉冲工作模式,并且最小脉冲宽度达到3ns,即通过本发明结合图像增强器可实现3ns积分成像。
-
-
-
-
-
-
-
-
-