基于反相器链跨阻放大器的复合介质栅双晶体管像素读出电路

    公开(公告)号:CN116017184B

    公开(公告)日:2023-07-21

    申请号:CN202310321390.1

    申请日:2023-03-29

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于反相器链跨阻放大器的复合介质栅双晶体管像素读出电路,属于集成电路领域。本发明的电路包括复合介质栅双晶体管光敏探测器像素、开关S1、斜坡发生器、反相器链跨阻放大器、驱动级和计数器,其中,复合介质栅双晶体管光敏探测器像素控制端连接斜坡发生器,第一端接地,第二端与反相器链跨阻放大器输入端连接;反相器链跨阻放大器的输出端与驱动级的输入端连接;驱动级的输出端作为计数器的使能信号。本发明的电路,规避了放大器直流工作电平不处于线性放大区间的问题,且不易受到输入端高频噪声的干扰,以实现对复合介质栅双晶体管光敏探测器实现高速、高精度的读出。

    基于光电存算单元的神经网络加速系统及其方法

    公开(公告)号:CN115660059A

    公开(公告)日:2023-01-31

    申请号:CN202211271697.7

    申请日:2022-10-18

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于光电存算单元的神经网络加速系统及其方法。该系统包括光电存算单元阵列模块、阵列驱动模块、光输入模块、读出模块和处理模块,其中光电存算单元阵列模块与阵列驱动模块和读出模块相连接,阵列驱动模块位于光电存算单元阵列模块之前,读出模块位于光电存算单元阵列模块之后,处理模块设置在阵列驱动模块和光电存算单元阵列模块之间,或者设置在读出模块和光电存算单元阵列模块之间。本发明基于光电存算单元提供一种多功能、兼容性好、低功耗的神经网络加速系统,能够实现光电存算单元的复位、光输入、激励输入、读出和处理操作,解决了光电存算单元的系统级部署问题。

    一种用于实现乘法功能的存-算一体单元及其方法

    公开(公告)号:CN114115801A

    公开(公告)日:2022-03-01

    申请号:CN202111401813.8

    申请日:2021-11-23

    Applicant: 南京大学

    Abstract: 本发明公开了一种用于实现乘法功能的存‑算一体单元。该单元包括在同一P型硅衬底上形成的收集晶体管和读出晶体管;将电压通过控制栅极输入读出晶体管,以控制并调制载流子,作为第一个乘数;收集晶体管的载流子收集区收集载流子并将载流子存储至电荷耦合层,作为第二个乘数;电荷耦合层将载流子作用于读出晶体管的硅衬底,形成乘法运算关系;读出晶体管的载流子读出区以电流的形式输出被第一个乘数和第二个乘数作用后的载流子,作为乘法运算的输出结果。本发明将存‑算一体器件的收集和运算功能按区域分开,在器件收集载流子时有效地保护了读出功能区,可以提升存‑算一体器件的寿命、耐久度以及读出精度。

    一种用于激光测距的单光子雪崩二极管探测器阵列

    公开(公告)号:CN108008402B

    公开(公告)日:2021-05-28

    申请号:CN201711236516.6

    申请日:2017-11-30

    Applicant: 南京大学

    Abstract: 本发明公开了一种用于激光测距的单光子雪崩二极管探测器阵列,包括单点探测面、整形电路、“与”处理电路和“或”处理电路。其中,单点探测面由多个探测单管以n×n(n≥2)的形式排布集成,探测单管包括单光子雪崩二极管和淬灭电路;每个探测单管的输出信号分别由各自的整形电路整形成脉冲方波信号,每两路脉冲方波信号为一组输入“与”处理电路,经过“与”处理电路处理过的所有信号再经过“或”处理电路处理,产生最终的输出信号。本发明的探测器阵列可有效降低由暗计数和杂散光噪声带来的误触发,能在保证探测效率的同时,保证测距准确度,可实现更高灵敏度的激光测距。

    一种用于激光测距的单光子雪崩二极管探测器阵列

    公开(公告)号:CN108008402A

    公开(公告)日:2018-05-08

    申请号:CN201711236516.6

    申请日:2017-11-30

    Applicant: 南京大学

    Abstract: 本发明公开了一种用于激光测距的单光子雪崩二极管探测器阵列,包括单点探测面、整形电路、“与”处理电路和“或”处理电路。其中,单点探测面由多个探测单管以n×n(n≥2)的形式排布集成,探测单管包括单光子雪崩二极管和淬灭电路;每个探测单管的输出信号分别由各自的整形电路整形成脉冲方波信号,每两路脉冲方波信号为一组输入“与”处理电路,经过“与”处理电路处理过的所有信号再经过“或”处理电路处理,产生最终的输出信号。本发明的探测器阵列可有效降低由暗计数和杂散光噪声带来的误触发,能在保证探测效率的同时,保证测距准确度,可实现更高灵敏度的激光测距。

    一种基于三晶体管存储器的读出电路及方法

    公开(公告)号:CN119380786A

    公开(公告)日:2025-01-28

    申请号:CN202411419196.8

    申请日:2024-10-12

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于三晶体管存储器的读出电路及方法。该读出电路包括三晶体管存储单元、传输门开关、CMOS反相器以及具备驱动能力的反相器链;三晶体管存储单元的输出端分别连接传输门开关的输入端和CMOS反相器的输入端;传输门开关的输出端分别连接至电平VP和CMOS反相器;CMOS反相器的输出端与反相器链的输入端连接,反相器链的输出端输出数字信号。本发明的电路结构简单、占用面积小、读出速度快、功耗低,适用于大规模存储器阵列的并行读出操作。

    一种针对像素间的空间非均匀性的复合矫正方法

    公开(公告)号:CN119277218A

    公开(公告)日:2025-01-07

    申请号:CN202411431538.8

    申请日:2024-10-14

    Applicant: 南京大学

    Abstract: 本发明公开了一种针对像素间的空间非均匀性的复合矫正方法,属于半导体技术领域。所述方法应用于复合介质栅光敏探测器组成的像素阵列中,根据复合介质栅光敏探测器特性分段拟合出每个像素的光响应曲线模型,根据光响应曲线模型数据,采用多点均场矫正的方法矫正由复合介质栅光敏探测器组成的像素阵列采集的数据,并且针对于异常情况采用单点矫正方法进行矫正;该方案不仅可以良好地矫正DRNU,还可以良好地矫正PRNU,同时可以解决复合介质栅光敏探测器的光响应曲线中微光成像和接近满阱时非线性的问题,进一步的,还可以根据探测器自身的缓存能力,减少或提高拟合的段数以及是否抛弃异常情况。

    一种基于复合介质栅三晶体管存储器的刷新电路及方法

    公开(公告)号:CN119181401A

    公开(公告)日:2024-12-24

    申请号:CN202411270889.5

    申请日:2024-09-11

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于复合介质栅三晶体管存储器的刷新电路及方法。该刷新电路包括采样开关、复位电路、带正反馈回路的反相器链、输出开关和延时器;存储器的读出端通过采样开关与反相器链的输入端相连;复位电路位于采样开关和反相器链之间,并与反相器链的输入端相连;反相器链输出端通过输出开关与存储器的写入端相连;延时器的输出端分别与反相器链和输出开关相连。本发明的刷新电路利用存储器原有的读出和写入结构,完成刷新过程中的“感应存储值”和“重写入”操作,避免了额外的面积开销。

    基于复合介质栅光敏探测器实现单帧大动态成像的方法

    公开(公告)号:CN118474561B

    公开(公告)日:2024-12-10

    申请号:CN202410922743.8

    申请日:2024-07-10

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于复合介质栅光敏探测器实现单帧大动态成像的方法,属于半导体技术领域。该方法包括:将奇数行和偶数行分别采用两个不同的字线选通模块控制,使得奇数行或偶数行施加时间长度不同的复位、曝光、读取和等待电压,将奇数行和偶数行的曝光时间设置为不同的长度。复合介质栅光敏探测器像元阵列经过读出后,将奇数行和偶数行的像元进行插值及图像融合,实现了单帧大动态成像。本发明可以实现复合介质栅光敏探测器像元阵列的单帧大动态成像,提高了大动态成像的时间分辨率,减少了运动图像大动态融合的运动模糊,减少了多帧融合所需的配准算法代价。可以将此技术应用于对时间分辨率较高,特别是针对于快速运动的物体的场景。

Patent Agency Ranking