确定电源电压数据的方法、装置、电子设备和介质

    公开(公告)号:CN113627107B

    公开(公告)日:2024-12-06

    申请号:CN202110917357.6

    申请日:2021-08-11

    Inventor: 刘小康 梁洪昌

    Abstract: 一种在集成电路的静态时序分析中确定电源电压数据的方法、静态时序分析方法、装置、电子设备和介质。该方法包括:获取在多个仿真周期中对集成电路进行仿真而得到的电源电压仿真数据;确定集成电路中的至少一个时序路径;对每个时序路径中的至少一个逻辑单元各自对应的电源电压仿真子数据进行处理,以获得至少一个逻辑单元各自的目标电压数据;以及将至少一个逻辑单元各自的目标电压数据作为至少一个逻辑单元各自的电源电压数据,使得静态时序分析工具利用至少一个逻辑单元各自的电源电压数据对每个时序路径进行静态时序分析。该方法可以降低用于静态时序分析的电源电压数据的悲观性,从而使得静态时序分析的结果更加准确。

    数字控制振荡器、锁相环、芯片、设备及调整方法

    公开(公告)号:CN119070811A

    公开(公告)日:2024-12-03

    申请号:CN202411090993.6

    申请日:2024-08-09

    Inventor: 王文根 薛金伟

    Abstract: 本申请涉及一种数字控制振荡器、锁相环、SOC芯片、电子设备及芯片时钟信号的调整方法,属于电子电路领域。该数字控制振荡器包括:振荡电路和压降检测控制电路;振荡电路被配置为将输入自身的数字信号转换为模拟信号,并产生频率与所述模拟信号正相关的时钟信号;压降检测控制电路与所述振荡电路连接,所述压降检测控制电路被配置为在检测到输入自身的电源电压小于参考电压时,控制所述振荡电路降低所述时钟信号的频率。通过对现有数字控制振荡器进行改进,新增压降检测控制电路,以便在检测到输入自身的电源电压小于参考电压时,控制振荡电路降低时钟信号的频率,从而改善电路的电源电压突降,如低于参考电压时引发的时序违例问题。

    数据处理方法及装置、电子装置及计算机可读存储介质

    公开(公告)号:CN118916210A

    公开(公告)日:2024-11-08

    申请号:CN202411187106.7

    申请日:2024-08-27

    Inventor: 王宇轩 周鹏

    Abstract: 本公开的至少一实施例提供了数据处理方法及装置、电子装置及计算机可读存储介质。该数据处理方法包括:接收第一数据和第一数据的第一循环冗余校核码;对第一数据进行循环冗余校核操作来生成第二循环冗余校核码;基于第一循环冗余校核码和第二循环冗余校核码生成伴随式;以及基于伴随式对第一数据进行纠错。该数据处理方法可以纠正数据错误,提高数据传输效率,实现例如低成本场景下的数据保护。

    数据处理方法及装置、电子设备和存储介质

    公开(公告)号:CN118760625A

    公开(公告)日:2024-10-11

    申请号:CN202410819062.9

    申请日:2024-06-24

    Inventor: 李洋 程永波 曹俊

    Abstract: 本公开的实施例提供了数据处理方法及装置、电子设备和存储介质。该数据处理方法包括:响应于第一处理器对存储地址为第一地址的第一数据发出的第一数据请求,确定第一缓存中存储有第一数据;响应于确定第一数据为脏数据,将第一数据发送给第一处理器以响应第一数据请求;以及响应于收到从第一处理器返回的确认收到第一数据的响应和第一数据,修改第一地址的一致性数据状态,且将第一数据写入与第一地址对应的第一内存。该方法可以避免目录中出现脏数据共享状态,从而降低数据传输延时。

    一种低压差线性稳压器、SOC芯片及电子设备

    公开(公告)号:CN118760309A

    公开(公告)日:2024-10-11

    申请号:CN202410941309.4

    申请日:2024-07-12

    Inventor: 刘家赓 邹婷

    Abstract: 本申请涉及一种低压差线性稳压器、SOC芯片及电子设备,属于电子电路领域。该低压差线性稳压器,包括:参考电压输入端、电源输入端、电源输出端、模拟调节电路以及数字调节电路;参考电压输入端,用于接收参考电压;电源输入端,用于连接输入电源;电源输出端,用于连接负载;模拟调节电路,分别与参考电压输入端、电源输入端、电源输出端连接,模拟调节电路被配置为根据负载电压和参考电压调整自身的输出电压;数字调节电路,分别与参考电压输入端、电源输入端和电源输出端连接,数字调节电路被配置为根据负载电压和参考电压调整自身的输出电压。通过在低压差线性稳压器的内部集成模拟调节电路和数字调节电路,来调节低压差线性稳压器的输出电压,以实现低输出纹波和快速响应能力的低压差线性稳压器。

    时钟调整电路、芯片、电子设备及改善时钟偏斜的方法

    公开(公告)号:CN118708019A

    公开(公告)日:2024-09-27

    申请号:CN202410773309.8

    申请日:2024-06-13

    Inventor: 王文根 吴瑞

    Abstract: 本申请涉及一种时钟调整电路、SOC芯片、电子设备及改善时钟偏斜的方法,属于电子电路领域。时钟调整电路包括:第一时钟管理模块、第二时钟管理模块、相位检测模块以及控制器。第一时钟管理模块被配置为调整输入时钟信号的相位延时,并基于调整后的输入时钟信号生成第一时钟信号。第二时钟管理模块被配置为调整输入时钟信号的相位延时,并基于调整后的输入时钟信号生成第二时钟信号。相位检测模块分别与第一时钟管理模块、第二时钟管理模块连接,相位检测模块,被配置为检测第一时钟信号相对于第二时钟信号的相位关系。控制器,分别与相位检测模块、第一时钟管理模块、第二时钟管理模块连接,控制器,被配置为基于相位关系,调整第一时钟管理模块和/或第二时钟管理模块的相位延迟,以使第一时钟信号和第二时钟信号的相位一致。

    虚拟机内存数据迁移方法、CPU芯片及服务器

    公开(公告)号:CN111158853B

    公开(公告)日:2024-09-24

    申请号:CN201911290531.8

    申请日:2019-12-13

    Inventor: 丁宁 应志伟

    Abstract: 本申请实施例公开一种虚拟机内存数据迁移方法、CPU芯片及服务器,涉及虚拟机迁移技术领域,为提高虚拟机内存数据的迁移效率而发明。所述迁移方法包括:将所述内存页信息表发送给主安全处理器,主安全处理器将内存页信息表分为段,并将不同的内存页信息表段,发送给不同的从安全处理器;各从安全处理器根据接收到的内存页信息表段,读取虚拟机内存数据,并将读取的虚拟机内存数据处理后发送给主安全处理器,主安全处理器将处理后的虚拟机内存数据发送给所述虚拟机监视器;所述虚拟机监视器将处理后的虚拟机内存数据及迁移信息向目标机发送,以进行虚拟机内存数据的迁移。本申请适用于虚拟机与虚拟机之间内存数据的迁移。

    用于芯粒互联接口的数据传输方法及芯粒互联接口

    公开(公告)号:CN116775546B

    公开(公告)日:2024-08-30

    申请号:CN202310802966.6

    申请日:2023-06-30

    Inventor: 梁岩

    Abstract: 本公开的实施例提供用于芯粒互联接口的数据传输方法及芯粒互联接口。数据传输方法应用于接收端,该方法包括:接收N个数据信号和第一时钟信号,第一时钟信号的周期数量有限,N个数据信号中的每个数据信号的周期数量小于或等于第一时钟信号的周期数量,N为正整数;根据第一时钟信号,定位N个数据信号中的数据的开始位置,并获取N个数据信号中的数据。采用本实施例所提供的方法,接收端使用第一时钟信号来获取数据信号中的数据,而不是使用有效标志位,从而无需预先进行时钟到数据对齐训练,并且还能够实时对齐。

    电子设备、处理器内核及其供电控制方法

    公开(公告)号:CN118394199A

    公开(公告)日:2024-07-26

    申请号:CN202410563157.9

    申请日:2024-05-07

    Abstract: 本公开提供一种电子设备、处理器内核及其供电控制方法,其中,该处理器内核包括多个功能单元以及对应控制多个功能单元中至少一个目标功能单元的供电的至少一个电压控制开关。该处理器内核供电控制方法包括:获取目标功能单元的功耗相关信息;根据功耗相关信息,控制与目标功能单元对应的电压控制开关以控制目标功能单元的电压,从而调控目标功能单元的功耗水平。该供电控制方法能够对处理器内核中各个功能单元进行独立控制,根据功能单元的使用情况,独立降低/关闭部分单元的电压从而达到降低功耗的目的。

    取余计算方法及装置、密码处理方法和相关设备

    公开(公告)号:CN118368066A

    公开(公告)日:2024-07-19

    申请号:CN202410607419.7

    申请日:2024-05-15

    Inventor: 顾海华

    Abstract: 本发明实施例提供了一种取余计算方法及装置、密码处理方法和相关设备,所述取余计算方法,包括:获取待计算数据,所述待计算数据为位数大于或等于128的整数;将所述待计算数据转化为预设表达形式,所述预设表达形式中的预设系数基于所述待计算数据进行预设位数分割后得到,所述预设位数为所述计算设备的位宽;基于所述预设表达形式中的预设系数的转换,执行所述待计算数据与所述素数的取余运算。所述取余计算方法能够使得取余运算的计算效率得到了很大程度的提高,进而使得对应的密码运算效率也得到了提高。

Patent Agency Ranking