一种时钟调整电路、SOC芯片及电子设备

    公开(公告)号:CN118708018A

    公开(公告)日:2024-09-27

    申请号:CN202410763643.5

    申请日:2024-06-13

    Inventor: 王文根 吴瑞

    Abstract: 本申请涉及一种时钟调整电路、SOC芯片及电子设备,属于电子电路领域。时钟调整电路包括:第一时钟管理模块、第二时钟管理模块、第一时间数字转换器、第二时间数字转换器以及控制器。第一时钟管理模块被配置为调整输入时钟信号的相位延时,并基于调整后的输入时钟信号生成第一时钟信号。第二时钟管理模块被配置为调整输入时钟信号的相位延时,并基于调整后的输入时钟信号生成第二时钟信号。第一时间数字转换器被配置为检测输入自身的两时钟信号的相位差,得到第一检测值。第二时间数字转换器被配置为检测输入自身的两时钟信号的相位差,得到第二检测值。控制器被配置为基于第一检测值、第二检测值,调整第一时钟管理模块和/或第二时钟管理模块的相位延迟,以使第一时钟信号和第二时钟信号的相位同步。本申请能够减小芯片内部时钟之间的时钟skew(偏斜)。

    环形振荡器电路、芯片及电子设备

    公开(公告)号:CN116722841A

    公开(公告)日:2023-09-08

    申请号:CN202310716092.2

    申请日:2023-06-15

    Abstract: 本申请实施例提供一种环形振荡器电路、芯片及电子设备,所述环形振荡器电路包括:直接支路,包括n个主反相器依次编号为INV1~INVn,串行连接形成环路,INV1~INVn的输入端分别对应节点1~节点n;第一前馈支路,包括n个第一前馈反相器依次编号为INV1_1~INV1_n,任一第一前馈反相器INV1_i的输入端连接节点i,输出端当i大于或等于3时连接节点i‑2,当i小于3时连接节点i‑2+n;第二前馈支路,包括n个第二前馈反相器依次编号为INV2_1~INV2_n,任一第二前馈反相器INV2_i的输入端连接节点i,输出端当i小于或等于n‑2时连接节点i+2,当i大于n‑2时连接节点i+2‑n,n为偶数。本申请实施例能够实现环形振荡器振荡频率范围可调。

    输入输出信号的占空比校准电路、高速接口电路及处理器

    公开(公告)号:CN112636720B

    公开(公告)日:2022-11-25

    申请号:CN202011557433.9

    申请日:2020-12-24

    Abstract: 本申请提供了一种输入输出信号的占空比校准电路、高速接口电路及处理器,其中,该输入输出信号的占空比校准电路包括:串行器、预驱动器、驱动器、过滤器、比较器和有限状态机;该串行器的输出端与该预驱动器的第一端连接;该驱动器包括第一晶体管和第二晶体管;该第一晶体管的栅极和该第二晶体管的栅极作为该驱动器的输入端与该预驱动器的第二端连接;该第一晶体管的漏极和该第二晶体管的漏极作为该驱动器的输出端与该过滤器的第一端连接;该过滤器的第二端与该比较器的第一输入端连接;该比较器的输出端与该有限状态机的第一端连接;该有限状态机的第二端与该预驱动器的第三端连接。能够对高速接口电路引起的输出信号失配进行修正。

    检测电路、锁相环系统、集成电路芯片及电子设备

    公开(公告)号:CN112311388A

    公开(公告)日:2021-02-02

    申请号:CN202011233508.8

    申请日:2020-11-06

    Inventor: 姚舜 王文根

    Abstract: 本申请涉及一种检测电路、锁相环系统、集成电路芯片及电子设备。本申请实施例提供的检测电路包括参考时钟采样模块、反馈时钟采样模块和结果输出模块。参考时钟采样模块用于以参考时钟作为工作频率,对鉴频鉴相器输出的第一鉴别信号进行采样,获得第一上升沿采样结果和第一下降沿采样结果。反馈时钟采样模块用于以反馈时钟作为工作频率,对鉴频鉴相器输出的第二鉴别信号进行采样,获得第二上升沿采样结果和第二下降沿采样结果。结果输出模块用于根据第一上升沿采样结果、第一下降沿采样结果、第二上升沿采样结果和第二下降沿采样结果,获得状态检测结果。本申请实施例提供的检测电路能够获取实时的状态检测结果,其能够保证状态检测结果的准确性。

    源芯片、目的芯片、数据传输方法及处理器系统

    公开(公告)号:CN112416848B

    公开(公告)日:2023-10-20

    申请号:CN202011296358.5

    申请日:2020-11-18

    Inventor: 梁岩 王文根

    Abstract: 本申请提供一种源芯片、目的芯片、数据传输方法及处理器系统,包括数据编码模块以及驱动器,数据编码模块与驱动器连接;数据编码模块用于接收串行数据,对串行数据进行编码得到编码数据,并将编码数据传输至驱动器,其中,编码数据的任意相邻两个数据之间均有跳变延;驱动器用于接收编码数据,并将编码数据发往对端的目的芯片,以使对端的目的芯片根据任意相邻两个数据之间均有跳变延的编码数据,将编码数据恢复成串行数据。通过对串行数据的编码,使得编码数据通过跳变延的变化携带有时钟信号,与现有技术中不携带时钟信号,需对端的芯片自适应时钟相比,降低了恢复时钟的难度,减小了数据传输的延迟。

    相位插值器系统、芯片和电子设备

    公开(公告)号:CN112350695B

    公开(公告)日:2022-07-01

    申请号:CN202011325227.5

    申请日:2020-11-23

    Inventor: 王文根 高玲

    Abstract: 本申请提供了一种相位插值器系统、芯片和电子设备,其中,该相位插值器系统,包括:锁相环、电压驱动器和相位插值器;相位插值器包括:相位选择器和相位插值器核心模块;相位选择器与相位插值器核心模块连接;锁相环的第一输出端与电压驱动器连接;电压驱动器的输出端与相位选择器的输入端和相位插值器核心模块的输入端连接,用于为相位选择器和相位插值器核心模块供电;锁相环的第二输出端与相位选择器连接,用于提供相位时钟。通过本申请实施例中的方法,通过电压驱动器的隔离,减少锁相环中的组件中的电压源电压于相位插值器的电压之间干扰,也可以减少锁相环的抖动。

    占空比校准电路、高速接口电路、处理器及电子设备

    公开(公告)号:CN112787633A

    公开(公告)日:2021-05-11

    申请号:CN202011557434.3

    申请日:2020-12-24

    Inventor: 王文根 陈艳

    Abstract: 本申请实施例提供了一种占空比校准电路、高速接口电路、处理器及电子设备,其中,该占空比校准电路包括:振荡器、分频器、数据选择器、驱动器、过滤器、比较器、有限状态机、增强模块、交流耦合电容和预驱动器;振荡器与分频器连接;分频器与数据选择器的第一输入端连接;预驱动器与数据选择器的第二输入端连接;数据选择器的输出端与驱动器连接;驱动器与过滤器连接;过滤器与比较器的第一输入端连接;比较器的输出端与有限状态机连接;有限状态机与增强模块的第一端连接,增强模块的第二端与驱动器的第一端连接,增强模块与交流耦合电容的一端连接,交流耦合电容的另一端与驱动器连接,增强模块与交流耦合电容用于控制信号上升或下降的切换。

    相位插值器系统、芯片和电子设备

    公开(公告)号:CN112350695A

    公开(公告)日:2021-02-09

    申请号:CN202011325227.5

    申请日:2020-11-23

    Inventor: 王文根 高玲

    Abstract: 本申请提供了一种相位插值器系统、芯片和电子设备,其中,该相位插值器系统,包括:锁相环、电压驱动器和相位插值器;相位插值器包括:相位选择器和相位插值器核心模块;相位选择器与相位插值器核心模块连接;锁相环的第一输出端与电压驱动器连接;电压驱动器的输出端与相位选择器的输入端和相位插值器核心模块的输入端连接,用于为相位选择器和相位插值器核心模块供电;锁相环的第二输出端与相位选择器连接,用于提供相位时钟。通过本申请实施例中的方法,通过电压驱动器的隔离,减少锁相环中的组件中的电压源电压于相位插值器的电压之间干扰,也可以减少锁相环的抖动。

    芯片内部时钟周期抖动测量装置、方法及芯片

    公开(公告)号:CN119001413A

    公开(公告)日:2024-11-22

    申请号:CN202411054740.3

    申请日:2024-08-01

    Inventor: 王文根 吴瑞

    Abstract: 本发明实施例公开一种芯片内部时钟周期抖动测量装置、方法及芯片,涉及半导体技术领域,便于提高芯片时钟周期抖动测量的准确性。所述装置包括:设置于芯片内部的基准信号生成单元和时间数字转换单元,所述基准信号生成单元,用于生成作为参考信号的时钟基准信号;时间数字转换单元,用于接收芯片内部产生的待测时钟信号,接收所述时钟基准信号,以及,计算所述待测时钟信号和所述时钟基准信号的相位差,所述相位差用于表征所述待测时钟信号周期抖动状况。本发明适用于集成电路中的时钟质量测试及评估场景中。

    占空比校准电路、高速接口电路、处理器及电子设备

    公开(公告)号:CN112787633B

    公开(公告)日:2023-02-03

    申请号:CN202011557434.3

    申请日:2020-12-24

    Inventor: 王文根 陈艳

    Abstract: 本申请实施例提供了一种占空比校准电路、高速接口电路、处理器及电子设备,其中,该占空比校准电路包括:振荡器、分频器、数据选择器、驱动器、过滤器、比较器、有限状态机、增强模块、交流耦合电容和预驱动器;振荡器与分频器连接;分频器与数据选择器的第一输入端连接;预驱动器与数据选择器的第二输入端连接;数据选择器的输出端与驱动器连接;驱动器与过滤器连接;过滤器与比较器的第一输入端连接;比较器的输出端与有限状态机连接;有限状态机与增强模块的第一端连接,增强模块的第二端与驱动器的第一端连接,增强模块与交流耦合电容的一端连接,交流耦合电容的另一端与驱动器连接,增强模块与交流耦合电容用于控制信号上升或下降的切换。

Patent Agency Ranking