一种延时电路
    2.
    发明授权

    公开(公告)号:CN113904664B

    公开(公告)日:2025-01-28

    申请号:CN202111173923.3

    申请日:2021-10-09

    Inventor: 孙海

    Abstract: 一种延时电路,包括电流源、输入与初始化模块、电容C0、电流镜模块和判断输出模块;电流镜模块的第一电流回路从电压端Vcp到电压端Vss,电流镜模块的第二电流回路从电压端Vcn到电压端Vss;当输入与初始化模块的输入电压IN为第一控制电平时,第一电流回路的电流I2和第二电流回路的电流I4之比为m:1;一旦电压端Vcp的电压大于参考电压Vref时,判断输出模块输出第二控制电平,第二控制电平与第一控制电平相同的相位,延迟时间Tdelay为第一控制电平的启动点和第二控制电平的启动点之间的时间差。因此,本发明通过增加电流镜模块,减小了实际对电容C0的充电电流,从而增大延时Tdelay,且使形成电路的芯片面积比传统电路芯片面积小很多。

    一种模拟延时调节电路及方法
    3.
    发明公开

    公开(公告)号:CN119341527A

    公开(公告)日:2025-01-21

    申请号:CN202411268249.0

    申请日:2024-09-10

    Abstract: 本申请提供了一种模拟延时调节电路及方法,该模拟延时调节电路包括:延时电路、延时控制电路及驱动电路,所述延时电路包括多个级联的延时模块,每个延时模块均包括两级延时单元,第一级延时单元的输出端与第二级延时单元的输入端电连接。本申请由延时控制电路对延时电路中延时模块进行选择,通过增加延时模块的个数,并根据所需延时时长选择接入不同数量的延时单元,可增加延时调节范围,同时通过选择不同的延时单元进行组合可实现延时粗调与延时细调,有效提高延时调节的灵活性以及调节精度,最后通过驱动电路进行延时处理后输出至后级电路,可为后级电路提供同步的信号,以满足数据同步采集需求。

    延时控制电路、放大器及扬声器
    4.
    发明公开

    公开(公告)号:CN119254197A

    公开(公告)日:2025-01-03

    申请号:CN202411327978.9

    申请日:2024-09-23

    Inventor: 宾能智 邱东

    Abstract: 本申请提出了延时控制电路、放大器及扬声器,涉及功放技术领域,公开了延时控制电路包括:延时电路,延时电路的输入端用于接入第一电源,延时电路用于在接收到第一电源输出的电压信号时进行延时,并在延时结束后,输出电压信号;电压控制型开关电路,电压控制型开关电路的受控端与延时电路的输出端连接,电压控制型开关电路用于在接收到电压信号时开启,并输出解除静音信号。本申请通过设有延时电路,以在接收到第一电源输出的电压信号时进行延时,并在延时结束后,输出所述电压信号,再通过设有电压控制型开关电路,以在接收到所述电压信号时开启,并输出解除静音信号,从而提高放大器在电压建立过程中的稳定性,避免非预期的尖峰信号产生。

    延迟优化方法和环形振荡器设计方法、装置、设备、介质

    公开(公告)号:CN118971845A

    公开(公告)日:2024-11-15

    申请号:CN202411050439.5

    申请日:2024-05-30

    Abstract: 本发明涉及电路设计技术领域,具体是涉及延迟优化方法和环形振荡器设计方法、装置、设备、介质。本发明首先确定延迟电路的输入转换延迟预设范围,然后遍历输入转换延迟预设范围内的预设输入转换延迟,并确定遍历得到的预设输入转换延迟所对应的输出转换延迟;最后依据输出转换延迟和预设输入转换延迟以及延迟电路内部的组件单元的信号翻转方向,确定延迟电路的目标输入转换延迟值。本发明采用遍历搜索的方法,使得最后遍历得到的目标输入转换延迟值最大程度接近输出转换延迟,以提高最后得到的输入转换延迟值的准确性,因此本发明计算输入转换延迟具有一定的代表性。

    一种时钟切换电路和电子设备
    6.
    发明公开

    公开(公告)号:CN118963487A

    公开(公告)日:2024-11-15

    申请号:CN202411115730.6

    申请日:2024-08-14

    Abstract: 本发明提供一种时钟切换电路,时钟切换电路用于切换第一时钟源和N个第二时钟源,N为大于或等于1的整数,时钟切换电路包括第一使能信号产生模块、第一延时模块、第一门控模块、N个第二使能信号产生模块、N个第二延时模块、N个第二门控模块、时钟输出逻辑模块。在该时钟切换电路中,由于门控模块的作用,可使时钟切换在低电平时进行切换,从而保证时钟切换电路在切换时钟时可平滑无毛刺切换,避免时钟输出逻辑模块输出的时钟信号产生毛刺。

    一种直流-直流功率变换器
    7.
    发明公开

    公开(公告)号:CN118944443A

    公开(公告)日:2024-11-12

    申请号:CN202411152510.0

    申请日:2024-08-21

    Abstract: 本申请公开了一种直流‑直流功率变换器,包括:串联的第一开关管和第二开关管,还包括:电压比较电路、逻辑处理电路和控制器;电压比较电路,用于根据第一开关管两端的第一电压和第二开关管两端的第二电压的比较结果,生成逻辑控制信号;控制器,用于根据功率变换器的输出电流和输出电压产生驱动信号;逻辑处理电路,用于利用逻辑控制信号来调整驱动信号,将调整后的驱动信号驱动第一开关管和第二开关管;当第一电压大于第二电压时,逻辑控制信号用于增大第一开关管的驱动信号的占空比;当第一电压小于第二电压时,逻辑控制信号用于增大第二开关管的驱动信号的占空比。该技术方案能够平衡中点电位,并且利用硬件来实现平衡,不需要复杂的算法。

    数字相位插值器
    8.
    发明公开

    公开(公告)号:CN118842453A

    公开(公告)日:2024-10-25

    申请号:CN202310462262.9

    申请日:2023-04-25

    Inventor: 马平顺 曲勃

    Abstract: 本申请涉及集成电路设计领域,公开了一种数字相位插值器,包括:第一延迟单元、预插值单元、第二延迟单元和相位插值单元;其中,每个插值支路均包括一个预插值单元和一个再插值单元。对于具有预设相位差的两个输入信号,该数字相位插值器一共进行了两次插值处理,一次是在预插值单元处,另一次是在相位插值单元处,这种分布式的二次插值减轻了相位插值单元的任务,有利于降低相位插值单元的级数,减少输入负载,降低整体功耗,减少整体的面积,保证自身功耗的合理性,并在一定程度上提升了相位插值的线性度。

    一种时钟串扰消除电路和电子设备

    公开(公告)号:CN111585548B

    公开(公告)日:2024-10-25

    申请号:CN202010485326.3

    申请日:2020-06-01

    Inventor: 皮德义 郑慧

    Abstract: 本发明提供一种时钟串扰消除电路和电子设备,电路通过在频率综合器对初始时钟信号频率调节结束后,通过第一频率调节器对频率综合器调节后的初始时钟信号进行还原,然后再通过鉴相器将还原后的初始时钟信号与未处理过的初始时钟信号进行比较,得到两者的相位差,然后再通过带通滤波器对所述鉴相器的输出信号进行滤波处理,即可得到频率综合器对初始时钟信号进行频率调节时所引入的串扰信号的大小,采用第一相位差值器基于带通滤波器的输出信号对所述频率综合器调节后的初始时钟信号进行相位补偿,即可消除频率综合器对初始时钟信号进行频率调节时所引入的串扰信号。

    双脉冲发波方法、装置、电子设备及存储介质

    公开(公告)号:CN118783930A

    公开(公告)日:2024-10-15

    申请号:CN202410965770.3

    申请日:2024-07-18

    Abstract: 本申请公开了一种双脉冲发波方法、装置、电子设备及存储介质,涉及脉冲发生技术领域,应用于发波系统下的双脉冲发波子系统,所述双脉冲发波子系统用于进行双脉冲测试,所述双脉冲发波子系统至少包括定时器,该方法包括:接收所述双脉冲测试的测试脉冲时长和所述双脉冲测试的测试间隔时长;根据所述测试间隔时长和所述定时器的性能指标,确定双脉冲信号的脉冲间隔;基于所述测试脉冲时长和所述脉冲间隔发生双脉冲信号,实现了在现有发波设备中发生可控的双脉冲的效果。

Patent Agency Ranking