-
公开(公告)号:CN105981173A
公开(公告)日:2016-09-28
申请号:CN201480075197.3
申请日:2014-10-06
CPC classification number: H01L29/7811 , H01L21/761 , H01L29/0615 , H01L29/0619 , H01L29/0623 , H01L29/0649 , H01L29/0661 , H01L29/1095 , H01L29/1608 , H01L29/42368 , H01L29/66068 , H01L29/66348 , H01L29/66734 , H01L29/7397 , H01L29/7813
Abstract: 一种半导体装置,具有:终端沟槽,其围绕形成有多个栅极沟槽的区域的周围一周;下端p型区,其为p型,并与终端沟槽的下端相接;外周p型区,其为p型,并从外周侧与终端沟槽相接,且露出于半导体基板的表面;多个保护环区,其为p型,并被形成在与外周p型区相比靠外周侧,且露出于半导体基板的表面;外周n型区,其为n型,并使外周p型区与多个保护环区分离,且使多个保护环区相互分离。
-
公开(公告)号:CN102339863B
公开(公告)日:2014-07-02
申请号:CN201110206210.2
申请日:2011-07-15
IPC: H01L29/78
CPC classification number: H01L29/7813 , H01L29/0696 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/66068 , H01L29/7397 , H01L29/7828
Abstract: 一种SiC半导体装置,包括:反转型MOSFET,所述MOSFET包括:基底(1);基底上的漂移层(2)和基极区(3);基极区上的基极接触层(5)和源极区(4);多个沟槽(6),具有在第一方向上的纵向方向,沟槽(6)穿透所述源极区和所述基极区;经由栅极绝缘膜(8)处于每个沟槽中的栅极电极(9);中间层绝缘膜(12),覆盖所述栅极电极并具有接触孔(12a),所述源极区和所述基极接触层通过所述接触孔(12a)得到暴露;源极电极(11),通过所述接触孔与所述源极区和所述基极区电耦合;以及所述基底上的漏极电极(13)。源极区和基极接触层沿垂直于第一方向的第二方向延伸,并且沿第一方向交替布置。接触孔具有在所述第一方向上的纵向方向。
-
公开(公告)号:CN102947937A
公开(公告)日:2013-02-27
申请号:CN201180028874.2
申请日:2011-06-02
CPC classification number: H01L29/1608 , H01L21/046 , H01L29/0619 , H01L29/0623 , H01L29/0653 , H01L29/0661 , H01L29/0696 , H01L29/407 , H01L29/41741 , H01L29/4236 , H01L29/42368 , H01L29/49 , H01L29/66068 , H01L29/7397 , H01L29/7811 , H01L29/7813
Abstract: 本发明的课题在于提高半导体装置的耐压特性。半导体装置具备包围元件区的终端区。在元件区内形成有主沟槽。在终端区内形成有包围元件区的终端沟槽。终端沟槽位于终端沟槽的最内周侧。在漂移区的表面上层叠有体区。主沟槽到达漂移区,并且在其内部形成有栅电极。终端沟槽到达漂移区。终端沟槽的侧壁和底面被氧化膜所覆盖。覆盖终端沟槽的底面的氧化膜的表面被埋入电极所覆盖。栅电压被施加于埋入电极。
-
公开(公告)号:CN102844867A
公开(公告)日:2012-12-26
申请号:CN201280001099.6
申请日:2012-02-06
IPC: H01L29/10 , H01L29/78 , H01L29/739 , H01L29/16 , H01L21/336 , H01L29/66
CPC classification number: H01L29/7813 , H01L29/0634 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/66068 , H01L29/66348 , H01L29/7397
Abstract: 一种SiC器件包括反型MOSFET,其具有:按照顺序叠置的衬底(1)、漂移层(2)以及基底区域(3);基底区域(3)的上部中的源极和接触区域(4、5);穿透源极和基底区域(4、3)的沟槽(6);沟槽(6)中的栅极绝缘膜(8)上的栅电极(9);与源极和基底区域(4、3)耦合的源电极(11);衬底(1)的背面上的漏电极(13);以及多个深层(10),所述深层位于漂移层(2)的上部中、比沟槽(6)更深、并且在与沟槽的纵向方向交叉的方向上延伸。每个深层(10)在深度方向上具有杂质浓度分布,并且在施加栅电压时,在沟槽侧上的深层(10)的一部分中提供反型层。
-
公开(公告)号:CN102299180A
公开(公告)日:2011-12-28
申请号:CN201110175094.2
申请日:2011-06-22
CPC classification number: H01L29/7813 , H01L29/0619 , H01L29/0661 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/407 , H01L29/66068 , H01L29/7397 , H01L29/7811 , H01L29/8613
Abstract: 本发明涉及一种半导体器件,包括:半导体衬底(4)和电场末端部(13)。半导体衬底(4)包括衬底(1)、设置在所述衬底(1)的表面上的漂移层(2)以及设置在所述漂移层(2)的表面上的基极层(3)。所述半导体衬底(4)被划分为其中设置有半导体元件的单元区和包围所述单元区的外围区。基极部分(3)具有位于贯穿所述单元区和所述外围区的同一平面上的底面,并且提供位于所述外围区中的电场缓和层(3a)。所述电场末端部(13)包围所述电场缓和层(3a)的一部分和所述单元区,并且从所述电场缓和层(3a)的表面穿透所述电场缓和层(3a)到达所述漂移层(2)。
-
公开(公告)号:CN102162134A
公开(公告)日:2011-08-24
申请号:CN201110042966.8
申请日:2011-02-18
CPC classification number: H01L21/02529 , C30B29/36 , C30B33/02 , H01L21/02378 , H01L21/02658 , H01L21/02667 , H01L29/66068
Abstract: 在碳化硅衬底的制造方法中,制备由碳化硅制成的含缺陷的衬底(2)。含缺陷的衬底(2)具有前表面、与前表面相对的后表面、和接近于前表面的表面部分(2a)。含缺陷的衬底(2)在表面部分(2a)包括螺型位错。对含缺陷的衬底(2)的前表面施加外力从而减少表面部分(2a)的结晶性。施加外力后,热处理含缺陷的衬底(2)从而恢复表面部分(2a)的结晶性。
-
公开(公告)号:CN101401212B
公开(公告)日:2010-09-29
申请号:CN200780008242.3
申请日:2007-01-26
Applicant: 丰田自动车株式会社
IPC: H01L29/78 , H01L21/336 , H01L29/06 , H01L29/08 , H01L29/423 , H01L21/265
Abstract: 一种半导体(100)从其上表面侧依次具有P-主体区域(41)和N-漂移区域(12)。形成通过P-主体区域(41)的栅极沟槽(21)和端子沟槽(62)。各个沟槽在其底部由P扩散区域(51、53)围绕。栅极沟槽(21)其中建立栅电极(22)。形成P-扩散区域(52),其与栅极沟槽(21)的纵向端部接触,并且浓度低于P-主体区域(41)和P扩散区域(51)。P-扩散区域(52)当栅极电压关闭时在P扩散区域(51)之前耗尽。P-扩散区域(52)用作当栅极电压接通时将空穴供应到P扩散区域(51)的路径。
-
公开(公告)号:CN101048874A
公开(公告)日:2007-10-03
申请号:CN200580036986.7
申请日:2005-09-28
Applicant: 丰田自动车株式会社
IPC: H01L29/78 , H01L29/739 , H01L21/336 , H01L21/331 , H01L29/06
CPC classification number: H01L29/7813 , H01L29/0623 , H01L29/0653 , H01L29/402 , H01L29/407 , H01L29/42368 , H01L29/4238 , H01L29/66734 , H01L29/7811
Abstract: 本发明的目的在于提供一种获得高击穿电压和紧凑性的绝缘栅极型半导体器件及其生产方法。半导体器件(100)具有形成在单元区域中的多个栅极沟槽(21)和P浮置区域(51),并且具有形成在接线区域中的多个接线沟槽(62)和P浮置沟槽(53)。另外,三个接线沟槽(62)(接线沟槽621、622、623)中的接线沟槽(62)具有类似于栅极沟槽(21)的结构,并且其它接线沟槽填充有诸如氧化硅的绝缘物质。另外,P浮置区域(51)是从栅极沟槽(21)的底表面注入杂质而形成的区域,并且P浮置区域(53)是从接线沟槽(62)的底表面注入杂质而形成的区域。
-
公开(公告)号:CN109427906B
公开(公告)日:2021-07-30
申请号:CN201810952249.0
申请日:2018-08-21
Applicant: 丰田自动车株式会社
IPC: H01L29/78 , H01L29/423 , H01L21/336
Abstract: 本发明提供一种半导体装置,具备半导体基板、上表面电极、下表面电极及经由栅极绝缘膜而设于沟槽内的栅电极。半导体基板具有与上表面电极接触的P型体层、介于体层与下表面电极之间的n型漂移层、沿着沟槽的底面设置的p型浮置区及沿着沟槽的侧面在体层与浮置区之间延伸的p型连接区。沟槽沿着俯视时的长边方向具有未设置连接区的第一区间及设置有连接区的第二区间。而且,第二区间中的沟槽的侧面的倾倒角度比第一区间中的沟槽的侧面的倾倒角度大。
-
公开(公告)号:CN106133913B
公开(公告)日:2019-05-10
申请号:CN201580015955.7
申请日:2015-02-05
Applicant: 丰田自动车株式会社
Abstract: 提供一种能够容易地耗尽外围区的绝缘栅型半导体器件。所述绝缘栅型半导体器件包括:在半导体衬底的正面中形成的第一至第四外围沟槽;绝缘层,其位于所述外围沟槽中;第五半导体区,其具有第二导电类型,并且在暴露于所述外围沟槽的底面的范围内形成;以及连接区,其将暴露于所述第二外围沟槽的底面的所述第五半导体区连接到暴露于所述第三外围沟槽的底面的所述第五半导体区。所述第二与第三外围沟槽之间的间隔比所述第一与第二外围沟槽之间的间隔以及所述第三与第四外围沟槽之间的间隔中的每一者宽。
-
-
-
-
-
-
-
-
-