一种突触电路、突触阵列及基于突触电路的数据处理方法

    公开(公告)号:CN110619907A

    公开(公告)日:2019-12-27

    申请号:CN201910806010.7

    申请日:2019-08-28

    Abstract: 本申请实施例涉及神经网络领域。采用本发明提供的突触电路,包括:第一存储器、第二存储器和开关组件;开关组件包括第一开关管、第二开关管和第三开关管;第一开关管的第一端与第一存储器的第一端连接,第一开关管的控制端与第一位线接口连接;第二开关管的第一端与第二存储器的第一端连接,第二开关管的控制端与第二位线接口连接;第一存储器的第二端与第二存储器的第一端连接;第三开关管的第一端与第二存储器的第二端连接,第三开关管的第二端与字线接口连接,第三开关管的第三端接地。基于本申请实施例,通过第一开关管和第二开关管分别控制串联的第一存储器和第二存储器,在数据存储时可以减少存储器间的交叉干扰。

    一种相变存储器读出电路及读出方法

    公开(公告)号:CN106205684B

    公开(公告)日:2018-09-25

    申请号:CN201610486617.8

    申请日:2016-06-28

    Abstract: 本发明提供一种相变存储器读出电路及读出方法,包括:读参考电压生成电路,产生一个可以快速区分读晶态电阻电流和读非晶态电阻电流的读参考电流,并将电流信号转化为电压信号;以及,将读参考电压还原为读参考电流后与相变存储单元中读出的电流相比较的灵敏放大器。本发明同时获取读电流及读参考电流,读参考电流的瞬态值处于读晶态电阻电流和读非晶态电阻电流之间。本发明在读参考电流中引入对位线寄生参数和读传输门寄生参数的匹配,在读电流中引入对电流镜寄生参数的匹配,消除了伪读取现象,减小了读出时间;且信号传递速度快、适用范围广、寄生参数匹配方法简单。

    三维垂直型存储器电路及位线与字线电压配置方法

    公开(公告)号:CN107644664A

    公开(公告)日:2018-01-30

    申请号:CN201710889441.5

    申请日:2017-09-27

    Abstract: 本发明提供一种三维垂直型存储器电路及位线与字线电压配置方法,实现在对三维垂直型存储器进行读/写操作时,将所述三维垂直型存储器中的所有位线置为读不选择位线电压或写不选择位线电压,将其所有字线置为读不选择字线电压或写不选择字线电压,将其所有源线置为0V;待读/写脉冲信号到来时,将待操作存储单元的源线置为电源电压,同时对待操作存储单元所在的位线和字线进行电压配置,以使所述待操作存储单元两端的电压之差等于读操作电压或写操作电压,半选通存储单元两端的电压之差等于所述读操作电压的一半或所述写操作电压的一半。通过本发明所述电路及方法,实现所述存储器读出速度快,功耗低、工程实现性高、漏电少、读出正确率高。

    相变存储器的整体擦除装置

    公开(公告)号:CN106816172A

    公开(公告)日:2017-06-09

    申请号:CN201710041124.8

    申请日:2017-01-17

    CPC classification number: G11C13/0097

    Abstract: 本发明提供一种相变存储器的整体擦除装置,主要是在现有相变存储器的基础上单独增加了包含擦除使能开关、字线电压产生电路、擦除电压产生电路、位线擦除开关电路以及字线擦除开关等的整体擦除装置,以避免受二进制独热码译码器的限制,而应用本发明可以在整体擦除使能信号有效时,所有字线擦除开关开启,所有相变存储单元的选通管都开启,再通过位线擦除开关电路把擦除电压传送到位线上,实现相变存储器快速擦除的效果,而有效解决现有技术中,由于相变存储器没有一次整体擦除的功能,使得每次对整个相变存储器进行擦除时都不得不花费很长时间,进行数万次、上百万次甚至更多次的擦除操作的弊端。

    相变存储器系统
    35.
    发明授权

    公开(公告)号:CN103824591B

    公开(公告)日:2016-08-24

    申请号:CN201410108203.2

    申请日:2014-03-21

    Abstract: 本发明提供一种相变存储器系统,至少包括:I2C接口电路模块、交互电路模块和相变存储器模块;所述相变存储器模块包括存储阵列;I2C接口电路模块分别与交互电路模块和相变存储器模块相连,其中,所述交互电路模块适于在接收所述前字节数据读取信号或者所述字节数据发送信号时,一一选通被所述字节地址信号选中的字节存储阵列中的存储位,并一一提供所对应的读/写触发信号,以使得所述I2C接口电路模块从所述字节地址信号对应的字节存储阵列中读出相应的串行读出数据或者使得所述I2C接口电路模块向所述字节地址信号对应的字节存储阵列中写入相应的串行写入数据。所述相变存储器系统无论从功耗还是速率方面,相变存储器都优于传统的EEPROM。

    存储阵列、存储对象逻辑关系的存储芯片及方法

    公开(公告)号:CN105632551A

    公开(公告)日:2016-06-01

    申请号:CN201510960374.2

    申请日:2015-12-18

    CPC classification number: G11C11/56 G11C11/54 G06N3/0635

    Abstract: 本发明提供一种存储阵列、存储对象逻辑关系的存储芯片及方法,存储阵列包括:第一引出线和第二引出线,不同编号的第一引出线和第二引出线之间分别连接一存储单元,相同编号的第一引出线和第二引出线之间分别连接一可控开关。存储芯片包括:接口模块;产生控制信号的控制模块;产生写电流、擦电流或读电流的驱动模块;选通第一、第二引出线的第一、第二译码器;以及存储逻辑关系值的存储阵列。存储方法包括:写入和读出操作。本发明通过全新的存储阵列实现对象间的逻辑关系的存储;同时在读出时,通过可控开关在相同编号的引出线间传递,将结果转换为条件,以此综合间接关系因素,可用于仿脑智能应用场景,提高存储阵列中的信息量。

    一种相变存储器的读写转换系统及方法

    公开(公告)号:CN102831929B

    公开(公告)日:2015-07-22

    申请号:CN201210324598.0

    申请日:2012-09-04

    Abstract: 本发明提供一种相变存储器的读写转换系统及方法,所述读写转换系统包括用于产生读脉冲及写脉冲的读写脉冲产生模块、用于锁存需要进行操作的目标地址的地址锁存模块、用于读取目标地址相变存储单元的数据的读模块、用于将待写入的数据写入到目标地址的相变存储单元的写模块、用于锁存所述读模块读出的目标地址的数据或者所述写模块已经写入目标地址的数据的数据锁存模块、以及用于比较目标地址的数据和待写入数据的数据比对模块。本发明能够通过控制读写次序使相变存储器自动在速度优先模式和功耗优先模式间切换,从而达到在不降低存储器系统可靠性的前提下,对于功耗优先的应用场合,最大限度地降低存储器的操作功耗的目的。

    一种SPI接口输出电路、相变存储器的读控制电路及方法

    公开(公告)号:CN103794245A

    公开(公告)日:2014-05-14

    申请号:CN201410077445.X

    申请日:2014-03-04

    Abstract: 本发明提供一种SPI接口输出电路、相变存储器的读控制电路及方法,包括:将读出时间延长半个至若干个时钟周期,所述方法通过SPI接口输出电路的调整配合以实现。所述SPI接口输出电路包括:寄存数据的数据输入/输出寄存器、内部时钟的产生电路、通过内部时钟控制锁存数据的输出锁存器、用于屏蔽第一个数据的第一数据锁存屏蔽电路以及用于输出数据的输出三态门。本发明提供一种基于SPI接口的相变存储器的读控制电路及方法,给予读出电路合适的使能控制信号,延长半个至若干个时钟周期的读取时间,使SPI接口电路运行在较高的频率时能够提供足够的读出时间,从而提高基于SPI接口的相变存储器的数据传输速率。

    一种基于SPI接口的相变存储器读出电路及方法

    公开(公告)号:CN103794244A

    公开(公告)日:2014-05-14

    申请号:CN201410054763.4

    申请日:2014-02-18

    Abstract: 本发明提供一种基于SPI接口的相变存储器读出电路及方法,包括:地址寄存器逐位接收外部地址;当(LSB+A)位接收到地址时,预读2M+A位数据并锁存;当LSB位接收到地址时,从2M+A位预读数据中译码出2M位目标数据并锁存,同时输出地址自增信号;地址后移,若(LSB+A)位寄存器发生翻转,则读取下一组数据,反之,所述相变存储器内部不进行读取操作;输出数据,并输出下一个地址自增信号。本发明通过提前一个或者若干个时钟周期预先将可能需要进行读取操作的地址的数据全部读出,然后再通过对真实地址译码将对应目标地址的数据输出,可以增加相变存储器内部实际读取时间,从而提高基于SPI接口的相变存储器的数据传输速率,进而提高芯片的最终性能。

Patent Agency Ranking