-
公开(公告)号:CN104715792A
公开(公告)日:2015-06-17
申请号:CN201310674694.2
申请日:2013-12-11
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C11/56
CPC classification number: G11C13/0004 , G11C13/0069 , G11C13/0097
Abstract: 本发明提供一种具有初始化功能的相变存储器写擦电路,所述相变存储器写擦电路至少包括:初始化控制电路,与电源连接,用于接入内部电路上电复位信号及外部信号并发出初始化复位信号;初始化电路,包括原始电流源;所述初始化电路与所述电源及所述初始化控制电路连接,并在所述初始化复位信号的控制下发出复位电流脉冲使相变存储单元初始化;写擦控制电路,包括写擦控制信号产生电路及与所述写擦控制信号产生电路相连的写擦操作电路;所述写擦操作电路连接于所述电源及所述相变存储单元之间。本发明可以提高相变存储器的位合格率,同时还具有快速写擦功能。
-
公开(公告)号:CN104616690A
公开(公告)日:2015-05-13
申请号:CN201410837990.4
申请日:2014-12-24
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明提供一种基于二极管选通的相变存储器读出电路及读出方法,其中,所述基于二极管选通的相变存储器读出电路至少包括:偏置电路,用于提供恒定电流,以产生偏置电压;读电流限流电路,用于根据所述偏置电压对流过需要读数据位上的相变存储单元的读电流进行限流;基准电流限流电路,用于提供基准电流,并根据所述偏置电压对所述基准电流进行限流;比较电路,用于将限流后的读电流和限流后的基准电流进行比较,并根据比较结果读取所述需要读数据位上的相变存储单元所存储的数据。本发明的基于二极管选通的相变存储器读出电路,能够适应相变存储器制备工艺中的偏差,使相变存储器具有良好的产品一致性,同时减小了数据读取难度和读错概率。
-
公开(公告)号:CN102831931B
公开(公告)日:2015-04-08
申请号:CN201110164882.1
申请日:2011-06-17
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C14/00
Abstract: 本发明提供一种具有掉电数据保持功能的触发器,应用于集成电路系统中,其至少包括:具有数据输出端及数据恢复置位端的双置位端触发单元;用于根据电源电压发出掉电或上电置位信号的电源监测单元;用以生成set或reset信号的信号生成单元;以及相变存储单元,该相变存储单元在掉电时写入与所述set或reset信号相对应的数据至所述存储器中,在上电时,自所述存储器中读出存储的数据并输出给所述双置位端触发单元的数据恢复置位端,以使所述双置位端触发单元恢复掉电数据,藉此发明以实现数据保持所需的操作时间在纳秒量级以及可长时间保持的目的,进而降低高速掉电数据保护电路设计的成本。
-
公开(公告)号:CN103532400B
公开(公告)日:2016-03-16
申请号:CN201310499989.0
申请日:2013-10-22
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H02M5/458
Abstract: 本发明提供一种基于市电的开关功放电路。该开关功放电路至少包括:用于将市电整流为直流电的整流电路;用于基于所述直流电来提供所需的共模电平的共模电平提供电路;用于基于所述直流电与所述共模电平来分别提供相互对应的正向脉宽信号与反向脉宽信号的PWM波形产生电路;用于基于所述共模电平及正反向脉宽信号来分别生成2路开关信号的开关信号生成电路;以及分别设置有受控开关的2路变压电路,其每一路的受控开关接入1路开关信号,且各自基于各自的开关信号及所述直流电来向负载提供相应方向的电能以驱动负载。本电路集变压和开关类功放于一身,而且系统结构非常简单。并且使用的是开关类功放电路,效率也高。
-
公开(公告)号:CN102866934B
公开(公告)日:2015-10-28
申请号:CN201110186986.2
申请日:2011-07-05
Applicant: 中国科学院上海微系统与信息技术研究所
CPC classification number: Y02D10/14 , Y02D10/151
Abstract: 本发明提供一种基于非易失随机存储器的嵌入式设备的休眠及唤醒系统,应用于嵌入式设备的操作系统中,其至少包括:一中央处理器及一具有CPU状态备份区和用以存储内存动态信息的系统RAM区的非易失随机存储器,该中央处理器接收到休眠信号时,挂起内存中相关进程及性能管理模块中注册的设备,保存CPU寄存器信息并备份至CPU状态备份区;在接收唤醒信号时,将CPU状态备份区保存的CPU寄存器信息装载至中央处理器,并基于系统RAM区的内存动态数据唤醒休眠的设备及进程,因采用非易失存储器,系统在休眠与唤醒时系统RAM区的动态内存数据无需另行备份及装载,进而降低了系统休眠及唤醒时的工作量和功耗,同时提高了系统的运行速度。
-
公开(公告)号:CN104282332A
公开(公告)日:2015-01-14
申请号:CN201310290019.X
申请日:2013-07-10
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C13/00
Abstract: 本发明提供一种具有实时触发器状态保存功能的触发器电路。该触发器电路至少包括:触发器电路本体;连接在所述触发器电路本体输出端的写控制电路,用于基于写信号来传输所述触发器电路本体的状态;包含由相变材料构成的存储单元的存储电路,连接所述写控制电路,用于存储所述触发器电路本体的状态,并基于读信号输出所存储的状态;以及状态恢复电路,连接所述存储电路,用于使所述触发器电路本体的状态恢复至所述存储电路所存储的状态。本发明的电路能随时把触发器的状态保存在存储电路中,也可以在某一特殊指令的控制下保存一个特殊的状态,例如掉电时对触发器状态的保存;上电时,可把保存在存储电路中中的数据读出,使触发器恢复到掉电时的状态。
-
公开(公告)号:CN103532400A
公开(公告)日:2014-01-22
申请号:CN201310499989.0
申请日:2013-10-22
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H02M5/458
Abstract: 本发明提供一种基于市电的开关功放电路。该开关功放电路至少包括:用于将市电整流为直流电的整流电路;用于基于所述直流电来提供所需的共模电平的共模电平提供电路;用于基于所述直流电与所述共模电平来分别提供相互对应的正向脉宽信号与反向脉宽信号的PWM波形产生电路;用于基于所述共模电平及正反向脉宽信号来分别生成2路开关信号的开关信号生成电路;以及分别设置有受控开关的2路变压电路,其每一路的受控开关接入1路开关信号,且各自基于各自的开关信号及所述直流电来向负载提供相应方向的电能以驱动负载。本电路集变压和开关类功放于一身,而且系统结构非常简单。并且使用的是开关类功放电路,效率也高。
-
公开(公告)号:CN102831931A
公开(公告)日:2012-12-19
申请号:CN201110164882.1
申请日:2011-06-17
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C14/00
Abstract: 本发明提供一种具有掉电数据保持功能的触发器,应用于集成电路系统中,其至少包括:具有数据输出端及数据恢复置位端的双置位端触发单元;用于根据电源电压发出掉电或上电置位信号的电源监测单元;用以生成set或reset信号的信号生成单元;以及相变存储单元,该相变存储单元在掉电时写入与所述set或reset信号相对应的数据至所述存储器中,在上电时,自所述存储器中读出存储的数据并输出给所述双置位端触发单元的数据恢复置位端,以使所述双置位端触发单元恢复掉电数据,藉此发明以实现数据保持所需的操作时间在纳秒量级以及可长时间保持的目的,进而降低高速掉电数据保护电路设计的成本。
-
公开(公告)号:CN104616690B
公开(公告)日:2018-06-19
申请号:CN201410837990.4
申请日:2014-12-24
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明提供一种基于二极管选通的相变存储器读出电路及读出方法,其中,所述基于二极管选通的相变存储器读出电路至少包括:偏置电路,用于提供恒定电流,以产生偏置电压;读电流限流电路,用于根据所述偏置电压对流过需要读数据位上的相变存储单元的读电流进行限流;基准电流限流电路,用于提供基准电流,并根据所述偏置电压对所述基准电流进行限流;比较电路,用于将限流后的读电流和限流后的基准电流进行比较,并根据比较结果读取所述需要读数据位上的相变存储单元所存储的数据。本发明的基于二极管选通的相变存储器读出电路,能够适应相变存储器制备工艺中的偏差,使相变存储器具有良好的产品一致性,同时减小了数据读取难度和读错概率。
-
公开(公告)号:CN104715792B
公开(公告)日:2017-12-15
申请号:CN201310674694.2
申请日:2013-12-11
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C11/56
Abstract: 本发明提供一种具有初始化功能的相变存储器写擦电路,所述相变存储器写擦电路至少包括:初始化控制电路,与电源连接,用于接入内部电路上电复位信号及外部信号并发出初始化复位信号;初始化电路,包括原始电流源;所述初始化电路与所述电源及所述初始化控制电路连接,并在所述初始化复位信号的控制下发出复位电流脉冲使相变存储单元初始化;写擦控制电路,包括写擦控制信号产生电路及与所述写擦控制信号产生电路相连的写擦操作电路;所述写擦操作电路连接于所述电源及所述相变存储单元之间。本发明可以提高相变存储器的位合格率,同时还具有快速写擦功能。
-
-
-
-
-
-
-
-
-