-
公开(公告)号:CN118660017A
公开(公告)日:2024-09-17
申请号:CN202411044585.7
申请日:2024-07-31
Applicant: 浪潮电子信息产业股份有限公司
IPC: H04L47/2483 , H04L47/50
Abstract: 本发明涉及计算机技术领域,公开了一种接收队列调度方法、设备、介质及计算机程序产品,包括:对网络流进行初步分析,将网络流划分为目标老鼠流和目标大象流;在目标老鼠流中,采用查询白名单的方式确定关键老鼠流;接收目标指令后,将处理器状态发送至现场可编程门阵列硬件,以便现场可编程门阵列硬件根据处理器状态对关键老鼠流,非关键老鼠流和目标大象流进行相应的队列分配;当接收到现场可编程门阵列硬件发送的队列冲突通知信号时,将关键老鼠流对应的应用进程调度到空闲处理器,并通知现场可编程门阵列硬件。整个过程以软硬件协同为手段,有效完成队列和处理器的均衡,能够兼顾各种任务,不会增加任务的延迟。
-
公开(公告)号:CN113746897B
公开(公告)日:2024-08-13
申请号:CN202110856466.1
申请日:2021-07-28
Applicant: 浪潮电子信息产业股份有限公司
IPC: H04L67/06 , G06F15/173 , G06F13/28 , H04L67/568
Abstract: 本发明公开了一种文件传输方法、装置、设备及存储介质,该方法包括:接收应用程序发起的文件传输请求,在文件传输请求的触发下申请内核缓存,并从磁盘中读取相应文件至内核缓存中;通过RDMA网卡驱动告知RDMA网卡硬件发起读操作,以指示RDMA网卡硬件读取内核缓存中的文件至RDMA网卡硬件的内部缓存中,并将内部缓存中的文件发送至远端节点。可见,本申请以内核空间已有的RDMA网卡驱动提供的相关功能为基础,通过将磁盘中相应文件读入申请的内核缓存及将内核缓存中相应文件读入RDMA网卡硬件实现文件传输,避免冗余的内存拷贝操作,降低数据从磁盘搬运到RDMA网卡硬件内部缓存的时间,提高文件传输的传输效率。
-
公开(公告)号:CN118445088A
公开(公告)日:2024-08-06
申请号:CN202410895786.1
申请日:2024-07-05
Applicant: 浪潮电子信息产业股份有限公司
Abstract: 本发明公开了一种网络报文的处理方法、系统、装置、设备以及介质,涉及通信技术领域。无论是第一网络报文数据下大于校验和位宽的大位宽数据还是小于校验和位宽的小位宽数据,均可以基于校验和位宽进行位宽分组处理,以提高位宽处理能力,满足上百G的网卡需求。在分组后,基于计算单元和分组数据对分组后的第一网络报文数据进行并行校验处理得到各校验数据,利用FPGA的并行处理特性,采用并行处理的校验和处理方式,相比于CPU的串行处理,提高数据处理效率。校验和处理方式采用流水线处理方式,相比于传统的校验和处理的串行方式的累加处理,进一步提高数据处理效率。基于FPGA进行处理,节省CPU资源,提升网络带宽。
-
公开(公告)号:CN118332267A
公开(公告)日:2024-07-12
申请号:CN202410764473.2
申请日:2024-06-14
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F18/10 , G06F18/2131
Abstract: 本发明公开一种信号处理系统、方法、产品、设备及介质,涉及数据处理技术领域。该系统包括:信号获取模块用于获取输入信号对应的长度为N的待变换序列;数据预处理模块用于对待变换序列进行预处理,得到P个长度为Q的待变换子序列;P个快速傅里叶变换模块,用于分别对待变换子序列进行傅里叶变换,得到变换后子序列;数据处理模块用于对变换后子序列进行数据处理,得到Q个长度为P的新的待变换子序列;Q个快速傅里叶变换模块,用于分别对新的待变换子序列进行傅里叶变换,得到新的变换后子序列;数据后处理模块用于对Q个新的变换后子序列进行数据重组,得到待变换序列对应的傅里叶变换后序列。提高了现场可编程门阵列快速傅里叶变换能力。
-
公开(公告)号:CN117971745B
公开(公告)日:2024-07-02
申请号:CN202410371494.8
申请日:2024-03-29
Applicant: 浪潮电子信息产业股份有限公司
Abstract: 本发明公开了计算机技术领域内的一种数据处理系统、方法、装置、设备及介质。本发明中,主机能够确定加速设备对应的块数量传输阈值和块大小传输阈值;在需传输数据的块总量大于块数量传输阈值时,使第一控制器在存储器中以DMA方式处理需传输数据,以快速完成大量数据的DMA传输和处理;在需传输数据的单块特征大于块大小传输阈值时,使第二控制器在存储器中以DMA方式处理需传输数据,以最小资源耗完成少量数据的DMA传输和处理。由于第一控制器实现的DMA方式单次传输的数据量大于第二控制器实现的DMA方式单次传输的数据量,因此本发明可基于需传输数据自主决策并选择合适的DMA传输方式,适用于混合应用场景下的数据传输。
-
公开(公告)号:CN118132243A
公开(公告)日:2024-06-04
申请号:CN202410552501.4
申请日:2024-05-07
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F9/48
Abstract: 本发明公开了计算机技术领域内的一种中断信号处理方法、装置、设备、介质、电路及系统。本发明在目标设备运行过程中监测到至少两个中断信号时,利用汇聚模块存储至少两个中断信号,并对至少两个中断信号进行轮询选择,将当前轮询到的中断信号传输至中断控制器;使中断控制器根据当前轮询到的中断信号和相应状态机进行控制时序的状态跳转,以实现单一中断接口支持多中断信号的处理;并且,至少两个中断信号基于目标设备支持的中断类型和中断需求量确定,能够有效满足用户应用程序和系统应用程序的中断需求,中断设计更具灵活性,也更贴合实际需求。
-
公开(公告)号:CN117951481A
公开(公告)日:2024-04-30
申请号:CN202410145451.8
申请日:2024-01-31
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F18/20 , G06F18/214 , G06F11/30 , G06N3/048 , G06N3/08
Abstract: 本申请公开了一种服务器能效预测方法,包括:获取通过拉斯维加斯包裹算法提取到的能效相关配置信息种类;按照能效相关配置信息种类读取待预测服务器的目标配置信息;利用基于径向基函数神经网络的目标服务器能效预测模型根据目标配置信息对待预测服务器进行能效预测,得到服务器能效预测值;其中,目标服务器能效预测模型通过由各能效相关配置信息种类的配置信息和相应能效值构成的训练集训练得到。应用本申请所提供的服务器能效预测方法,较大地节省了测试时间,提升了服务器研发与优化效率。本申请还公开了一种服务器能效预测装置、设备及存储介质,具有相应技术效果。
-
公开(公告)号:CN117519955A
公开(公告)日:2024-02-06
申请号:CN202410021734.1
申请日:2024-01-08
Applicant: 浪潮电子信息产业股份有限公司
Abstract: 本申请公开了一种加速设备的控制方法、系统、装置及加速设备,涉及虚拟化接口领域,解决应用与加速设备间存在绑定关系、云服务提供商运维难度大的问题。加速设备配置有一个包括与至少一个加速单元一一对应的寄存器访问接口的虚拟化接口;获取主机端发送的计算指令,确定与计算指令对应的目标加速单元;通过与目标加速单元对应的寄存器访问接口调用目标加速单元对应的寄存器,执行与计算指令对应的计算任务。通过虚拟化接口的配置以及为各加速单元设置对应的寄存器访问接口,实现了对于具有多个加速单元的加速设备的调用,使得主机端与异构加速设备之间脱离了绑定关系,减轻了云服务提供商对异构加速设备的接口的运维难度和代价。
-
公开(公告)号:CN116776781A
公开(公告)日:2023-09-19
申请号:CN202311034885.2
申请日:2023-08-17
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F30/32
Abstract: 本申请公开了一种寄存器参数的管理方法、系统、设备及存储介质,应用于数字电路设计技术领域,解决了传统方案中寄存器参数配置时耗费中央处理器大量时间与性能的问题,应用于预设的控制装置中,包括:在中央处理器将待配置寄存器数据写入至第一存储空间之后,接收中央处理器发送的写配置指令;基于写配置指令中携带的待配置寄存器数据在第一存储空间中的地址信息,从第一存储空间中读取出待配置寄存器数据;基于写配置指令中携带的应用信息,将读取的待配置寄存器数据输出至相应应用的接口,以使得待配置寄存器数据被写入至相应的寄存器中。本申请的方案有利于释放中央处理器的性能,不会出现耗费中央处理器大量的时间与性能的情况。
-
公开(公告)号:CN116760850A
公开(公告)日:2023-09-15
申请号:CN202311034910.7
申请日:2023-08-17
Applicant: 浪潮电子信息产业股份有限公司
IPC: H04L67/1097 , H04L41/22 , H04L43/0876 , H04L43/045 , H04L9/40 , H04L67/1095
Abstract: 本发明公开了计算机技术领域内的一种数据处理方法、装置、设备、介质及系统。本发明利用异构平台与客户端、元数据服务端和存储服务端进行通信,并且异构平台上提前存有存储视图,针对客户端发送的存储请求,异构平台可以在本地存储视图中确定可用存储结构,并根据客户端的客户端信息和可用存储结构的结构信息生成操作标识符;若操作标识符校验通过,则根据结构信息为存储请求需存储的目标数据在存储服务端确定相应的存储服务器,并将目标数据存储至存储服务器。由此通过异构平台上提前存的存储视图便可确定数据存储位置,可以降低元数据服务端被访问的频次,避免元数据服务端成为访问瓶颈,异构平台还能提高访问效率和性能。
-
-
-
-
-
-
-
-
-