一种基于多周期并行不定长序列数据的传输系统

    公开(公告)号:CN118295624B

    公开(公告)日:2024-08-20

    申请号:CN202410718926.8

    申请日:2024-06-05

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于多周期并行不定长序列数据的传输系统,属于集成电路领域。该系统包括系统控制模块、数据重排模块、分隔符生成模块、数据自适应编码模块、动态输出环状FIFO模块、以及数据正则化FIFO模块;通过综合考虑有效数据占比、数据实时性、数据流速等多个维度,设置多模式复用面积占比最大的存储模块,能够提供基于流速优先或者有效数据占比优先的不同传输模式的选择,极大节省面积与功耗资源,并且面对不同的数据类型可以灵活切换工作模式,提升了数据的实时性、流速以及有效数据带宽,并且降低了前级与后级电路的设计复杂度。

    一种基于复合介质栅结构的仿生神经网络电路系统

    公开(公告)号:CN117829224B

    公开(公告)日:2024-05-28

    申请号:CN202410246777.X

    申请日:2024-03-05

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于复合介质栅结构的仿生神经网络电路系统,属于集成电路设计领域。该仿生神经网络电路系统包括互联组件、计算组件和控制组件,控制组件分别和互联组件、计算组件相连,互联组件和计算组件相连;其中,互联组件由互联器件组成,互联器件采用复合介质栅晶体管实现,该仿生神经网络电路系统采用复合介质栅晶体管以模拟运算的形式实现计算过程,并对应设计了由三个晶体管和一个电容构成的电路作为计算组件,从而模拟了人脑结构和功能实现仿生神经网络,避免了采用数字集成电路实现仿生神经网络装置需要大量晶体管带来的器件繁多、系统复杂度高、芯片面积大、功耗大等问题,能够满足大规模集成的需求。

    一种基于双跨阻放大器的复合介质栅晶体管像素读出电路

    公开(公告)号:CN117135478B

    公开(公告)日:2024-03-15

    申请号:CN202311407877.8

    申请日:2023-10-27

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于双跨阻放大器的复合介质栅晶体管像素读出电路,属于集成电路领域。所述电流包括复合介质栅双晶体管光敏探测器像素、开关单元、两个相同的跨阻放大器、比较器、斜坡电流源和计数器。本申请电路采用两个相同的跨阻放大器构成两路只有电流不同其他均相同的电路,再通过一个比较器对两个跨阻放大器输出端电压的大小进行比较,将比较器的输出也即两路电压的比较结果作为计数器的使能信号实现对于像素读出电流的量化;该电路不需要电容元件,不易受到输入端高频噪声的干扰,利于实现双采样功能,以实现对复合介质栅双晶体管光敏探测器的高精度读出。

    一种基于BJT的温度传感电路及其检测方法

    公开(公告)号:CN117330196A

    公开(公告)日:2024-01-02

    申请号:CN202311188020.1

    申请日:2023-09-15

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于BJT的温度传感电路及其检测方法。该温度传感电路包括电流源、电流镜、钳位电路和功能电路,电流源通过电流镜的拷贝为功能电路提供偏置;电流镜还用于电路信号的拷贝输出;钳位电路用于功能电路的电压钳位;功能电路包括第一功能电路和第二功能电路,用于分别输出与温度呈正相关和负相关的两种电流。检测时,通过辅助电路对两个输出电流进行简单的转换和计算就能得到温度的相关输出。本发明的电路结构在兼顾功能的基础上架构简单,可以实现有效快速的温度检测,并且与标准集成电路工艺兼容。

    一种基于希尔伯特曲线的SPAD阵列及成像方法

    公开(公告)号:CN115996325B

    公开(公告)日:2023-07-21

    申请号:CN202310289542.4

    申请日:2023-03-23

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于希尔伯特曲线的SPAD阵列及成像方法,属于半导体器件技术领域和图像通信技术领域。本发明包括多个像素单元构成的像素阵列、希尔伯特线阵、首读出模块和尾读出模块;希尔伯特格点是指按照希尔伯特曲线的形式进行排布的希尔伯特线阵上的点;每个像素的输出与一个希尔伯特格点相连;首读出模块和尾读出模块分别与希尔伯特线阵的起点和终点相连;希尔伯特线阵负责脉冲信号传输。在本发明中,只需测希尔伯特线阵的首尾信号,即可进行成像。相较于传统含有计数电路的SPAD阵列,像素阵列大大减小、像素填充因子变得更高,可实现超高速读出;本发明极大地缩小了面积,尤其适用于低成本、低功耗、低照度、超高速的系统中。

    基于开关电容的复合介质栅双晶体管像素读出电路

    公开(公告)号:CN114071034A

    公开(公告)日:2022-02-18

    申请号:CN202111323595.0

    申请日:2021-11-10

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于开关电容的复合介质栅双晶体管像素读出电路。该电路包括复合介质栅双晶体管光敏探测器像素、电容、开关、运算放大器、比较器和计数器,其中,复合介质栅双晶体管光敏探测器像素第一端接地,第二端与第一电容第二端连接;第一电容与第二电容的第一端分别与运算放大器输入端的正负接口连接;第一电容的第二端与第二电压连接;第二电容的第二端分别与第一电压以及电源地连接;运算放大器通过第五开关和第六开关形成单位负反馈连接方式;运算放大器输出端的正负接口分别与比较器输入端的负正接口连接,比较器的输出端接计数器的使能信号。本发明电路结构稳定,可以消除运算放大器自身offset电压的影响。

    一种具有数据有效信号的动态比较器

    公开(公告)号:CN114070275A

    公开(公告)日:2022-02-18

    申请号:CN202111388393.4

    申请日:2021-11-22

    Applicant: 南京大学

    Abstract: 本发明公开了一种具有数据有效信号的动态比较器。该动态比较器包括通用动态比较器和逻辑单元,通用动态比较器包括一组差分输出端口,分别与逻辑单元的两个输入端连接;逻辑单元对输入的差分信号进行逻辑运算后由输出端输出数据有效信号。本发明具有数据有效信号的动态比较器可在比较器完成比较操作后输出一个数据有效信号,后续电路可以根据它的上升沿准确采集比较器的输出数据,进而提升系统的整体速度,且能减小电路的尺寸。

    基于复合介质栅双晶体管光敏探测器的软编程方法

    公开(公告)号:CN113990377A

    公开(公告)日:2022-01-28

    申请号:CN202111323668.6

    申请日:2021-11-10

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于复合介质栅双晶体管光敏探测器的软编程方法。该方法所用的复合介质栅双晶体管光敏探测器包括MOS‑C部分和MOSFET部分,将复合介质栅双晶体管光敏探测器的源端接地,漏端接正偏压,衬底端接地,在栅端上施加一个正负交替、幅值可调且占空比可调的脉冲电压,使得MOSFET部分的P型半导体衬底中的沟道热电子在施加电压的电场作用下注入到电荷耦合层,从而使得复合介质栅双晶体管光敏探测器阈值电压趋于收敛。本发明的方法通过控制加压时序,为复合介质栅双晶体管光敏探测器及其阵列提供了一致性优化的方法。

    一种用于实现乘法功能的存-算一体单元及其方法

    公开(公告)号:CN114115801B

    公开(公告)日:2025-03-04

    申请号:CN202111401813.8

    申请日:2021-11-23

    Applicant: 南京大学

    Abstract: 本发明公开了一种用于实现乘法功能的存‑算一体单元。该单元包括在同一P型硅衬底上形成的收集晶体管和读出晶体管;将电压通过控制栅极输入读出晶体管,以控制并调制载流子,作为第一个乘数;收集晶体管的载流子收集区收集载流子并将载流子存储至电荷耦合层,作为第二个乘数;电荷耦合层将载流子作用于读出晶体管的硅衬底,形成乘法运算关系;读出晶体管的载流子读出区以电流的形式输出被第一个乘数和第二个乘数作用后的载流子,作为乘法运算的输出结果。本发明将存‑算一体器件的收集和运算功能按区域分开,在器件收集载流子时有效地保护了读出功能区,可以提升存‑算一体器件的寿命、耐久度以及读出精度。

Patent Agency Ranking