-
公开(公告)号:CN114143296B
公开(公告)日:2024-01-30
申请号:CN202111382921.5
申请日:2021-11-22
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种HDLC通用IP软核,属于嵌入式领域。本发明IP软核配合处理器协同工作,将时钟抖动和偏移较大的门控时钟改进为时钟使能,减少IP软核对全局时钟资源的依赖,同时减少门控时钟导致的时序不稳问题;该IP软核通过静态传递参数可配置使用模式及监控模式,兼顾功能多样性和资源合理性要求;该IP软核预留逻辑层接口支持处理器软件动态配置功能;处理器软件可配置波特率、中断使能模式、同步字个数及空闲位个数等;可以对用户字段的通信协议进行自定义,保证传输协议的灵活性。用户仅需要在可视化界面进行简单配置,便可成功移植到自己设计中,同时还提供数据加密功能。本发明的IP软核通用性强,适应大多数型号。
-
公开(公告)号:CN117369316A
公开(公告)日:2024-01-09
申请号:CN202311496264.6
申请日:2023-11-10
Applicant: 北京计算机技术及应用研究所
IPC: G05B19/04
Abstract: 本发明属于电源控制电路技术领域,提出了一种两路电源同时输入时对电源上下电时序进行控制的电路,包括依次串联的监控电路、控制电路和开关电路,其中,监控电路用于监测控制端的电平值;控制电路用于采集前端监控电路的输出状态,控制后端开关电路的通断;开关电路用于被控制电压的导通与关断。本发明适用于有开关量输出的电路,可以实现任意两路电源的时序控制设计;而且该电路性能稳定可靠、所选用器件价格便宜、所占用PCB布板面积小、功率低,符合当下产品的小型化、低功耗、低成本的设计需求。
-
公开(公告)号:CN117149531A
公开(公告)日:2023-12-01
申请号:CN202311145945.8
申请日:2023-09-06
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明属于FPGA设计领域,具体公开了一种计算机FPGA抗辐照方法,本发明利用FPGA内部逻辑资源进行部分三倍冗余法备份、信号判读、逻辑处理、多备份、热检测,利用软核进行数据判断及刷新等技术手段,从而达到检错纠错,防止因辐照造成的FPGA软失效,用较低的改造成本保证空间型号电子设备的应用。
-
公开(公告)号:CN113377408A
公开(公告)日:2021-09-10
申请号:CN202110634679.X
申请日:2021-06-08
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种高可靠SRAM型FPGA在线升级方法及系统,属于信息处理领域。本发明的外部主机用于向FPGA发送升级指令与程序数据;升级通道是实现外部主机与FPGA之间稳定数据交互的通道;外部接口逻辑转换模块位于外部接口逻辑转换模块通用在线升级模块的前端,实现升级通道数据协议同FPGA内部通用在线升级模块的接口协议转化,实现外部主机同通用在线升级模块之间的透明数据传输;外部接口逻辑转换模块通用在线升级模块是受控根据升级应用程序状态机和升级备用程序状态机完成FPGA外部配置SPI/BPI接口Nor Flash的在线升级;外部接口逻辑转换模块Nor Flash用于存储跳转头文件、备用程序文件和应用程序文件。本发明用户接口简单、通用,不依赖仿真器,掉电或意外中断可自恢复。
-
公开(公告)号:CN119402010A
公开(公告)日:2025-02-07
申请号:CN202411447234.0
申请日:2024-10-16
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明属于模拟信号采集技术领域,公开了一种飞控计算机遥测模拟量采编电路,包括输入信号调理电路、模拟开关电路、电压跟随电路、ADC采样电路、FPGA主控模块电路和PCM发送电路,遥测模拟量经输入信号调理电路后送至一级模拟开关,之后送至二级模拟开关,经过二级模拟开关后送入两路电压跟随电路,经两路电压跟随电路之后,信号输出至两片模数转换器进行分时乒乓交替采样,之后,采用串行接口输出至FPGA主控模块电路,经数字隔离器隔离后以RS485信号形式输出。本发明兼具双极性、宽输入范围优点,避免了信号幅值缩放时引入的测量误差,减小了前级电路输出阻抗对ADC采样保持电路引入的测量误差,提高了采样精度和采样速度,还减少了FPGA的I/O资源占用率。
-
公开(公告)号:CN118331387A
公开(公告)日:2024-07-12
申请号:CN202410348908.5
申请日:2024-03-26
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明属于导航领域,具体公开了一种弹载计算机定时精度校准方法,该方法包括以下步骤:弹载计算机待校准时钟fclk_M,经过分频计数分别得到弹地通讯时钟fclk_T和定时器周期T;以地面测试计算机的时钟fclk_G为基准;fclk_G标定fclk_T,计算得到fclk_T的时钟周期误差tα;地面测试计算机通过弹地通讯设备发出“精度补偿命令”;弹载计算机接到命令后,计算得到fclk_M的时钟周期误差tM,将tM作为补偿参数更新到精度补偿模块,完成fclk_M的时钟频率漂移补偿;弹载计算机发送“校准完成”应答,完成一次校准过程;校准后定时器周期为T(1‑tαfclk_T)。本发明实现了弹载计算机在不更换系统定时器晶振的情况下,能有效提高弹载计算机的定时精度,且该方法具有易操作、成本低、灵活性好等优势。
-
公开(公告)号:CN117269537A
公开(公告)日:2023-12-22
申请号:CN202311392310.8
申请日:2023-10-25
Applicant: 北京计算机技术及应用研究所
IPC: G01P21/02
Abstract: 本发明公开了一种测量多种转速传感器的转速调理板,包括转速调理切换电路和转速调理电路,所述转速调理切换电路包括输入切换电路、输出切换电路和切换开关,所述输入切换电路和所述输出切换电路各自包括继电器,所述继电器的线圈的一端接通道开关,所述继电器的线圈的另一端接地;所述转速调理电路包括电涡流传感器调理电路、磁阻传感器调理电路、霍尔传感器调理电路和光电传感器调理电路。本发明既可实现一套测量系统同时测试多个转速传感器的需求,又可实现同时测试多种转速传感器的需求。可提高系统的通用化、自动化、智能化,缩短测量时间,节省设备开发以及测量成本。
-
公开(公告)号:CN117259895A
公开(公告)日:2023-12-22
申请号:CN202311384666.7
申请日:2023-10-24
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明属于电子电路的生产、调试技术领域,尤其涉及一种焊接台监控系统及方法,该监控系统包括工业摄像头、高分辨率热成像仪、以太网交换机、监控服务器、大容量存储阵列、目标识别模块、温度检测模块、异常识别模块、智能开关、警报器1和警报器2,监控服务器使用目标识别模块、温度检测模块和异常识别模块对焊接台进行状态识别和控制,判断各目标的温度是否超限、设备摆放位置是否正确、是否存在易燃危险物品、是否存在违规操作流程,决定是否断电和报警。本发明用于实时监测焊接台状态,对异常状态、违规操作进行预警,提高生产的安全性。
-
公开(公告)号:CN111562932A
公开(公告)日:2020-08-21
申请号:CN202010380284.7
申请日:2020-05-08
Applicant: 北京计算机技术及应用研究所
IPC: G06F8/65
Abstract: 本发明涉及一种高可靠嵌入式软件升级方法及系统,系统包括:管理控制器,用于配置内部数据通路;DSP,用来存储应用程序,通过数据接口从程序存储器中自动加载运行应用程序;FPGA,配合DSP进行接口控制;DSP FLASH,用来存储DSP使用的应用程序,备份FLASH用来存储产品出厂时DSP的应用程序;FPGA FLASH,用来存储FPGA使用的配置程序,备份FLASH用来存储产品出厂时DSP应用程序与FPGA配置程序;DSP FLASH与FPGA FLASH内,在程序存储空间后的用户指定地址内保存当前FLASH内程序有效标志。本发明可保证程序更新过程中遇到掉电、死机、误操作等异常情况时,不致因破坏原有版本程序造成系统崩溃。
-
公开(公告)号:CN119651260A
公开(公告)日:2025-03-18
申请号:CN202411686014.3
申请日:2024-11-24
Applicant: 北京计算机技术及应用研究所
IPC: H01R13/629 , H01R13/502 , H01R13/639
Abstract: 本发明属于机箱领域,涉及一种可拆卸可调节通用机箱插拔装置及其安装方法,所述装置包括插拔底座组件和卡槽支架组件,插拔底座组件包括插拔底座Ⅰ、插拔底座Ⅱ、2个起拔器、限位螺钉Ⅰ和防脱螺钉Ⅰ,插拔底座Ⅰ上设置插拔底座Ⅰ滑杆,卡槽支架组件包括卡槽支架Ⅰ、卡槽支架Ⅱ、限位螺钉Ⅱ和防脱螺钉Ⅱ,卡槽支架Ⅰ上设置卡槽支架Ⅰ滑杆,卡槽支架Ⅰ滑杆沿卡槽支架Ⅱ的卡槽支架Ⅱ滑道装入卡槽支架Ⅱ。本发明解决了机箱产品小型化设计和起拔器带来干扰源影响可靠性的问题,可以兼容不同机箱尺寸,不同板卡尺寸的助拔和助插的使用需求,保证板卡可靠的安装和插拔,同时不会影响产品小型化设计,同时避免插拔结构给产品产生干扰。
-
-
-
-
-
-
-
-
-