-
公开(公告)号:CN118860109A
公开(公告)日:2024-10-29
申请号:CN202410862079.2
申请日:2024-06-28
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明属于电子信息技术领域,公开了一种JTAG调试仿真器接口电源防倒灌电路,包括状态监测电路、控制电路、通断电路和JTAG分压电路,JTAG分压电路用于向状态监测电路提供仿真器JTAG_3V3电源电压输入电压值,状态监测电路用于判断处理器板卡VCC_3V3电源电压与仿真器JTAG_3V3电源电压的大小,控制电路用于向通断电路提供控制信号,通断电路用于实现处理器板卡VCC_3V3电源电压的防倒灌功能。仿真器JTAG_3V3电源电压输入电路经过JTAG分压电路的分压,其分压值与处理器板卡VCC_3V3电源电压输入电路共同连接至状态监测电路的两输入端。本发明提高了不同种类板卡调试的通用化和适配性,防止了JTAG接口倒灌电压现象,避免了板卡处理器加载失败的风险,保证了处理器的正常上电和工作。
-
公开(公告)号:CN118707176A
公开(公告)日:2024-09-27
申请号:CN202410878806.4
申请日:2024-07-02
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明属于电路领域,具体公开了一种电压监测及通断监测电路,包括输入电压监测电路、触点通断监测电路和隔离采集电路,其中,所述隔离采集电路包括双通道独立工作的光电耦合器;所述触点通断监测电路包括并联的二极管、电容和电阻,所述光电耦合器的引脚4通过串联限流电阻连接至输入电压正端,所述光电耦合器的引脚3连接至输入电压负端;所述输入电压监测电路包括电压比较器,所述光电耦合器的引脚1串联限流电阻连接至外部输入电压正端,所述光电耦合器的引脚2连接电压比较器,经过分压电阻后连接至外部输入电压正端。本发明能够实现可靠的外部电压监测及外部链路的通断监测,可安全可靠的实现触点通断监测及电压输入监测功能。
-
公开(公告)号:CN118409998A
公开(公告)日:2024-07-30
申请号:CN202410544561.1
申请日:2024-05-06
Applicant: 北京计算机技术及应用研究所
IPC: G06F15/163 , G06F9/4401
Abstract: 本发明属于飞控计算机技术领域,涉及一种飞控计算机系统及其快速启动加载方法,飞控计算机系统包括DSP芯片、FPGA芯片、DSP外部Flash、FPGA外部Flash等,DSP芯片中的各核以独立的EMIF总线连接至FPGA芯片实现飞控计算机丰富的对外接口扩展和总线通信控制。采用DSP芯片的EMIF总线外接Flash用于各核程序存储,实现主核通过外部Flash直接启动加载,备用核通过内部HPI间接启动加载,采用EDMA实现DSP芯片片内存储器和片内外设HPI、DSP外部Flash之间的数据搬移,实现DSP芯片快速启动加载。本发明克服了现有飞控计算机硬件架构适用面窄,响应速度慢,综合考量不足,无法适用于现代武器发展趋势的缺陷,大幅提升了计算机的启动加载速度。
-
公开(公告)号:CN118376236A
公开(公告)日:2024-07-23
申请号:CN202410510843.X
申请日:2024-04-26
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明属于惯性测量技术领域,涉及一种惯性测量装置及方法,该装置包括锂电池、辅助电源控制模块、信息处理模块、惯性组件和标准接口,其中,锂电池连接辅助电源控制模块,辅助电源控制模块用于将锂电池的电压转换为信息处理模块和惯性组件所需电压,辅助电源控制模块与惯性组件之间通过柔性电缆直接连接,电路板一上集成辅助电源控制模块、信息处理模块、标准接口,电路板一通过柔性电缆分别与电路板二~四连接,电路板二~四上分别焊接惯性组件中的X、Y、Z方向的惯性器件。本发明利用可充电锂电池和辅助电源控制电路,实现自主供电和全过程试验数据记录,并实现关键时刻识别和记录。本发明可重复利用,能够降低系统试验成本。
-
公开(公告)号:CN118347366A
公开(公告)日:2024-07-16
申请号:CN202410592621.7
申请日:2024-05-14
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明属于电路领域,为一种多级控制火工品点火电路,包括第一至三级控制电路,其中,第一级控制电路一侧连接至系统控制端,另一侧连接第二级控制电路,第一至三级控制电路由光电耦合器、电压比较器、场效应管及部分阻容器件组合形成三级控制电路,通过处理器控制光电耦合器的通断实现点火控制。本发明通过使用光电耦合器与场效应管的组合控制方式,实现对火工品点火电路的多级控制,以实现点火电路高可靠性、高安全性且同步兼容小型化的特点,确保火工品的安全、可靠。
-
公开(公告)号:CN118260230A
公开(公告)日:2024-06-28
申请号:CN202410257602.9
申请日:2024-03-07
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种具有跨RS485总线快速转发数据功能的HDLC通信控制器,属于嵌入式技术领域,所述HDLC通信控制器包括二次电源、SOC芯片、3路RS485接收电路以及发送电路,二次电源用于保证SOC芯片和接口电路正常供电;SOC芯片包括ARM处理器与FPGA,其中FPGA通过HDLC软核实现本地RS485总线数据收发及跨总线数据转发。HDLC软核可通过静态参数传递配置数据位宽、缓存深度、总线数量等参数。本发明可以完全正确运行在国产SOC内,实现了专用ASIC的国产化替代;FPGA内HDLC软核设计灵活、使用方便,具有集成度高、维护简单等优点。同时,本发明还可以实现一主总线、多从总线的数据转发,在转发时间上做到了快速响应,大大提高了数据转发效率。
-
公开(公告)号:CN118031946A
公开(公告)日:2024-05-14
申请号:CN202410257825.5
申请日:2024-03-07
Applicant: 北京计算机技术及应用研究所
IPC: G01C21/16 , G01C25/00 , G05B17/02 , G05B19/042
Abstract: 本发明属于惯性导航技术领域,具体提出了一种挠性石英加速度计测量电路的半实物仿真测试方案和数据处理分析方法,通过将高精度基准电流源注入加速度计连接器接口,以模拟挠性石英加速度计的输出信号;通过FPGA采样模/数转换电路的转换结果,并上传至上位机实现半实物仿真的数据采集。通过聚类算法实现对不同输入电流数据的智能分组,将数据分割为多个子数据段,最后对多段数据分析得到模/数转换电路的零位稳定性、标度因数非线性指标。本发明提高了半实物仿真测试覆盖的全面性,提升了数据处理和分析的自动化程度和计算效率,提高了模拟指标的计算精度。
-
公开(公告)号:CN117539326A
公开(公告)日:2024-02-09
申请号:CN202311443910.2
申请日:2023-11-01
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明属于惯导技术领域,涉及一种惯导系统与弹载计算机时钟同步系统及方法,所述方法包括以下步骤:以弹载计算机的时钟为基准,产生对时脉冲信号;惯导系统实时监测对时脉冲信号,FPGA获得对时脉冲信号ΔT内对应的时钟周期数;ARM接收ΔT内FPGA记录的时钟周期数;弹载计算机的ΔT作为实际值,惯导系统的ΔT作为理论值,将两者对应FPGA中的时钟周期数求差;根据两者差值,ARM设置惯导系统ΔT内定时器timer的调整幅度和调整次数寄存器的值;FPGA调整惯导系统与弹载计算机的ΔT时间长度一致。该方法保证惯导系统输出信息与对时同步信号的对齐,以及与弹载计算机内部时钟的同步;本发明确保弹载计算机实时接收惯导系统的测量值,及时下发相应的控制指令,有效提高制导精度。
-
公开(公告)号:CN117311216A
公开(公告)日:2023-12-29
申请号:CN202311243523.4
申请日:2023-09-25
Applicant: 北京计算机技术及应用研究所
IPC: G05B19/042 , G01P15/18 , G01P15/08
Abstract: 本发明属于数字滤波技术领域,公开了一种高精度悬丝加速度计数据采集装置和方法,该装置包括模拟电路模块、数字电路模块及电源管理电路模块,外部模拟信号经过模拟电路模块进行模数转换,再将转换后的数字量输出给数字电路模块的FPGA进行解算;模拟电路模块包括悬丝加速度计输出单元、模拟信号调理单元、A/D转换单元,悬丝加速度计输出单元输出电流信号,模拟信号调理单元将三路加速度计输出的电流信号转化为电压信号,A/D转换单元将模拟信号调理单元输入的电压值进行数字化。本发明解决了石英加速度计抗振性差和MEMS加速度计精度低等问题,同时提供平滑滤波法处理原始采样数据,解决了因模拟电路实现滤波成本高和电路结构复杂等问题。
-
公开(公告)号:CN117235002A
公开(公告)日:2023-12-15
申请号:CN202311245203.2
申请日:2023-09-25
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明属于惯导系统领域,涉及一种一体化计算机及过载保护方法。本发明一体化计算机包括二次电源、SOC芯片、MEMS板、脉宽输出接口以及通信接口,二次电源用于将外部电源提供的电压转换为所述SOC芯片、及MEMS板、脉宽输出接口以及通信接口所需的电压;SOC芯片包括ARM和FPGA,其中FPGA为逻辑控制单元,与MEMS板、脉冲输出接口、通信接口直接相连,用于实现所述MEMS板的数据读取、外部通信以及脉宽输出的操作;ARM为数据处理单元,包括CPU0和CPU1,MEMS板包括3个轴向MEMS加速度计和3个轴向陀螺仪,用于获取实时加速度数据、角速度数据及器件温度。本发明采用SOC芯片直接对MEMS板进行数据采集及处理,体积小、重量轻,提高了空间利用率。
-
-
-
-
-
-
-
-
-